Document
拖动滑块完成拼图
专利交易 积分商城 国际服务 IP管家助手 科技果 科技人才 商标交易 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本发明公开了半导体器件,包括衬底,衬底包括有源区,衬底上设置有多个彼此间隔且不连接的栅极线;栅极连接层,设置在衬底之上,栅极连接层与多个栅极线连接,其中,栅极连接层位于有源区外围上方,且断开设置。即本申请中,多个栅极线彼此间隔且不连接,栅极...
  • 本申请提供了一种互补型反向器及其制备方法、电子设备,涉及半导体技术领域,旨在提高互补型反向器的互联密度,并且降低互补型反向器的静态功耗。该互补型反向器包括电连接的N型氧化物晶体管和P型氧化物晶体管。互补型反向器还包括衬底。衬底中设置有贯穿的...
  • 提供了一种半导体器件,该半导体器件包括:第一晶体管结构,包括第一n型场效应晶体管NFET和在其垂直上方的第一p型场效应晶体管PFET,第一NFET具有比第一PFET更大的沟道宽度;以及第二晶体管结构,包括第二PFET和在其垂直上方的第二NF...
  • 本发明公开一种半导体装置,包括:基板;第一阱,具有第一导电类型;第二阱,设置在该基板中并被该第一阱环绕,具有第二导电类型;具有第一导电类型的第一掺杂区和具有第二导电类型的第二掺杂区,设置在该第一阱中;第三掺杂区,设置在该第二阱中,具有第二导...
  • 半导体装置包括第一衬底、包括第一下部图案和多个第一片图案的第一有源图案、围绕多个第一片图案的第一栅极结构、设置在第一栅极结构和多个第一片图案之间的第一高k绝缘膜、设置在多个第一片图案和第一高k绝缘膜之间的第一栅极绝缘膜、多个第二片图案、围绕...
  • 一种半导体器件可以包括:衬底,包括第一阱区,第一阱区包括第一导电类型的杂质;第一有源图案,在第一阱区上并且在与衬底的顶表面平行的第一方向上彼此间隔开;第二有源图案,在第一阱区上并且在第一方向上彼此间隔开;源/漏图案,在第一有源图案上,源/漏...
  • 集成电路包括第一有源区域组以及第一栅极组和第二栅极组。第一有源区域组在第一方向上延伸,并且位于第一层级上。第一有源区域组对应于第一晶体管。第二栅极组在第二方向上延伸,位于第二层级上,并且与第一有源区域组重叠。第一栅极组对应于第一晶体管。第一...
  • 本发明公开了一种半导体结构及其制造方法,该半导体结构包括一衬底、位于衬底上方的一外延层、位于衬底中或外延层中的一隔离层、以及在外延层中向下延伸并与前述隔离层连接的深沟槽隔离件。隔离层位于半导体结构的第二区域中,但不延伸至半导体结构的第一区域...
  • 本文涉及一种具有混合架构的自对准栅极切口。本文提供了用于形成半导体器件的技术,该半导体器件包括在相邻器件之间具有混合架构的一个或多个自对准栅极切口。在示例中,半导体器件包括围绕或以其它方式在半导体区域(也称为沟道区域)上的栅极结构。栅极结构...
  • 一种集成电路装置包括:有源区域,其在衬底上在第一方向上纵向地延伸;栅极结构,其包括在有源区域上在与第一方向垂直的第二方向上纵向地延伸的栅极线、高电介质层和界面电介质层;纳米片,其布置在有源区域的鳍上表面上并且接触栅极结构;源极/漏极区域,其...
  • 示例半导体器件可以包括:彼此交叠的第一半导体图案和第二半导体图案;栅电极,所述栅电极包括位于所述第一半导体图案和所述第二半导体图案之间的电极部分;内间隔物,所述内间隔物接触所述第一半导体图案的顶表面和所述第二半导体图案的底表面;二维层,所述...
  • 提供半导体装置,其具备:n型的第一半导体区域(11),其形成在p型的半导体基板(10)的表面侧,成为流过开关元件和保护元件的电流的共同的路径;n型的公共接触区域(12),其以高杂质浓度形成在第一半导体区域之上,与兼作第一主电极和保护元件侧第...
  • 本发明得到即使较高的电压施加到N型高电位区域也能进行调整以使得二极管的阴极电压成为适当电压的半导体装置。半导体装置(51)包括选择性设置在N型高耐压分离区域(2)的上层部的N型半导体区域(21和22)、及选择性设置在N型高耐压分离区域(2)...
  • 一种半导体装置包括:基底;双向晶体管、以及电连接到双向晶体管的多个二极管元件,并且双向晶体管包括主沟道层、主势垒层、第一栅电极和第二栅电极、主势垒层与第一栅电极之间的第一栅极半导体层、主势垒层与第二栅电极之间的第二栅极半导体层、第一栅电极与...
  • 本发明的实施方式涉及半导体装置。根据实施方式,半导体装置包括半导体层和二极管。半导体层包括设置有半导体元件的元件区域以及沿着第一面位于元件区域的周围的外周区域。二极管隔着绝缘层设置于外周区域之上,含有多晶硅。二极管包括第一导电型的第一半导体...
  • 本发明公开了一种内置高频截止环的输入端晶体管及其制备方法。晶体管包括由下到上依次设置的衬底、外延层和绝缘层,衬底和外延层之间具有埋层,外延层内具有呈圆柱形的第一掺杂区,第一掺杂区内的上部具有发射区,发射区的上部设置电容介质,第一掺杂区的与电...
  • 本发明公开了一种基于超快激光直写的二维环栅晶体管掺杂方法及CMOS器件,属于微电子器件制造与先进半导体技术领域。该方法包括:提供制备有二维半导体材料环栅晶体管阵列的衬底;在环栅晶体管表面构建气相或液相掺杂环境;采用超快激光加工系统对选定沟道...
  • 本申请提供一种半导体器件及其制作方法,所述方法包括:提供衬底,在衬底内形成隔离结构、漂移区与体区;在高压器件区形成高压栅氧化层;在中压器件区形成中压栅氧化层,同时在高压器件区的隔离结构内形成凹槽;形成栅极材料层;对栅极材料层进行图形化,形成...
  • 本发明公开了一种高性能功率器件及制备方法,涉及半导体器件领域,该方法包括半导体基板以及制备于半导体基板中心区的有源区,有源区内包括若干并列分布的沟槽型元胞;沟槽型元胞包括沟槽栅结构及屏蔽结构,屏蔽结构包括设置于沟槽栅结构一侧的屏蔽沟槽、填充...
  • 本发明属于半导体技术领域,公开了一种集成沟槽型碳化硅晶体管及其制备方法,结构包括碳化硅MOSFET元胞结构,MOSFET元胞结构包括碳化硅半导体薄膜、MOSFET结构及至少一个二极管集成结构;碳化硅半导体薄膜自下而上依次包括碳化硅衬底、碳化...
技术分类