Document
拖动滑块完成拼图
专利交易 商标交易 积分商城 国际服务 IP管家助手 科技果 科技人才 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本申请公开了用于并行检测多种miRNA表达谱异常的DNA分子计算方法及系统,涉及生物分子计算技术领域,包括:确定目标miRNA的权重参数;为目标miRNA设计DNA酶检测探针和失活DNA酶检测探针、为权重参数为正数的目标miRNA的DNA酶...
  • 本申请涉及一种终端存储功能检测方法、系统、终端及存储介质,涉及数据存储校验的技术领域,包括获取预设存储终端的待测试模块;对待测试模块进行分析,以确定模块需求数据、数据需求范围和区域关联规则;对模块需求数据和区域关联规则进行分析,以确定模块检...
  • 本发明涉及硬盘测试技术领域,尤其涉及一种计算机硬盘生产测试装置,包括底座,底座上设有测试主体,测试主体内设有若干个测试槽;测试槽上设有用于测试的限位机构,限位机构内壁上对称设有用于对硬盘进行吸附稳固的吸附机构;限位机构上设有用于与吸附机构配...
  • 本发明涉及芯片测试技术领域,具体公开了一种用于多芯片闪存测试的动态状态机控制方法及系统,包括停止状态机和恢复状态机两个流程,具体步骤如下:停止状态机:主机向所有待测芯片发送统一的暂停命令,各芯片接收命令后保存当前操作的状态信息并停止当前操作...
  • 一种运用额外信息执行解码纠错的方法与数据传输系统,数据传输系统包括解码器、编码器与存储器,其中运行的方法包括,于解码阶段,自存储器的预定区块中取得已编码特征信息,以及自其中预定区块取得编码信息,接着以一解码核心对编码信息执行第一解码算法,以...
  • 本申请公开了一种校验方法及系统,通过设置在存储模块中的处理单元,基于目标电子组件中的目标运行区域确定第一哈希值,目标电子组件存储在存储模块中;获得第二哈希值,第二哈希值是基于目标电子组件的签名信息得到的,签名信息与目标电子组件对应;基于第一...
  • 本申请提供了一种LPDDR芯片测试方法及测试系统,涉及存储设备测试领域,该方法能够检测LPDDR芯片中因信号传输通路的工艺缺陷带来的地址干扰,并通过地址与存储数据的映射准确的反映出失效位置和特定的失效访问顺序,从而实现对特殊场景下存在访问地...
  • 本发明公开一种运用于非易失性存储器的增强型电迁移存储元件。在编程动作时,将相异的二个电压同时提供至FinFET晶体管或者GAA晶体管的栅极端。再者,利用电迁移的机制来改变FinFET晶体管或者GAA晶体管的临限电压。因此,存储元件可以成为编...
  • 本申请提供一种电子保险丝烧录方法、装置、芯片、系统和存储介质,涉及芯片烧录技术领域。该烧录方法包括:获取芯片的电源供电端的第一电压和芯片的内部供电端的第二电压;在确定第一电压大于预设的第一阈值电压且第二电压小于预设的第二阈值电压的情况下,启...
  • 本公开涉及包括双反熔丝器件的存储器基元、存储器结构和操作方法。公开了一种存储器基元,其包括位于第一传输门晶体管和第二传输门晶体管之间的双反熔丝器件。双反熔丝器件包括:第一和第二反熔丝,其具有公共端子并且还均具有与公共端子相对的附加端子。第一...
  • 本发明提供一种闪存装置,包括存储器阵列、多个位线、译码器、感测电路及同步刷新开关电路。存储器阵列包括多个存储器区域。每个存储器区域包括多个存储单元。译码器根据地址信号从多个存储单元中选择多个目标存储单元。感测电路包括多个感测放大器组。同步刷...
  • 本申请实施例提供了一种存储装置及其操作方法、存储系统。该存储装置包括存储阵列和外围电路。存储阵列包括多个存储单元和多个字线,其中,字线与存储单元耦接。外围电路与存储阵列耦接,并被配置为:向多个字线中选定的第一字线施加读取电压;响应于确定出工...
  • 本申请公开了一种闪存电源控制电路及其控制方法、闪存控制器和电子设备,涉及闪存控制技术领域。闪存电源控制电路包括电压切换模块和电压检测模块;电压切换模块中:功率开关管包括栅极、均与闪存芯片的供电输入端连接的eMMC供电输出端、NAND供电输出...
  • 本申请提供一种闪存颗粒、芯片、设备及数据处理方法,涉及数据处理领域。该闪存颗粒包括控制模块和多个平面组,这多个平面组中的至少两个平面组可以在不同的开始时刻开始执行数据处理操作,这样避免闪存颗粒工作时的峰值电流过大供电不足的情况。
  • 本申请提供一种大容量Nor Flash分区数据恢复方法及装置,涉及数据存储领域,解决了现有大容量Nor Flash的可靠性和性能不够高的技术问题。该方法包括:Nor Flash上电复位,从物理配置区获取单次数据恢复区域大小;当芯片接收擦除指...
  • 本发明提供一种半导体储存装置,改善存储器区域的利用效率且便利性高。本发明的快闪存储器(100)包括存储器控制器(200)与NAND型存储器装置(300)。存储器控制器(200)包括:SRAM(210),储存将逻辑地址转换成实体地址的转换表;...
  • 本发明属于模拟集成电路设计及存储器读写技术领域,提出了一种具备即写即读功能的多值RRAM读写电路。所述多值RRAM读写电路是一个可同时进行读写的多端口器件,写操作利用低压差线性稳压器为RRAM电路与标准电阻电路提供电压,产生镜像电流,将RR...
  • 本发明属于模拟集成电路设计、电路控制以及存储器技术领域,提出了一种具备保存和加载功能的D触发器电路。所述D触发器电路在同一物理空间内,利用CMOS开关实现保存状态和加载状态两部分电路的切换,保存状态时利用CMOS开关与MOS管分别向两个RR...
  • 本申请涉及用于低摆幅数据总线的数据电路。一种设备可包含数据总线,所述数据总线可在不同于与存储器阵列的一或多个组件相关联的第二电压的第一电压下传送数据。与所述数据总线耦合的晶体管可接收所述第二电压并发送第三电压。与所述晶体管耦合的先进先出FI...
  • 一种记忆体装置及其操作方法。记忆体装置包含记忆体阵列、多个感测放大器、多个追踪电路及追踪电路启动器。记忆体阵列包含储存数据的多个位元单元、各自连接至对应行中的多个位元单元的多个字线及各自连接至对应列中的多个位元单元的多个位元线对。多个感测放...
技术分类