Document
拖动滑块完成拼图
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本发明提供了一种应用于多电压域的NMOSFET结构复合管快速触发SCR静电防护器件,涉及静电防护器件技术领域,包括:P衬底;位于所述P衬底上的P阱一、N阱一和P阱二;多个注入区;多个沟槽;栅氧区;N+注入区四作为漏极、栅氧区一作为栅极、N+...
  • 本公开提供了一种阵列基板及其制作方法、显示装置,阵列基板包括衬底基板,以及设置于所述衬底基板上的多个薄膜晶体管,至少一个所述薄膜晶体管包括:有源层,包括第一区以及位于所述第一区的相对两侧的第二区;在所述第一区背离所述衬底基板的一侧依次层叠第...
  • 本申请公开了一种阵列基板、显示面板及显示装置。阵列基板包括衬底和设置于衬底一侧的多个像素电路,像素电路包括:第一晶体管,包括第一栅极和第一沟道区;以及,第一电容,第一电容的第一极板设置于第一晶体管的一侧、并与第一晶体管的第一极电连接,第一栅...
  • 本发明公开了一种半导体结构,适用于腐蚀减薄工艺来实现超薄半导体;半导体结构包括依次层叠的衬底、腐蚀阻挡层和半导体层;半导体层包括缓冲层和器件层;缓冲层用于防止器件层在衬底腐蚀减薄去除前后功函数变化影响;腐蚀阻挡层用于在腐蚀减薄工艺中阻挡腐蚀...
  • 提供了一种半导体装置,所述半导体装置包括:半导体图案,在与基底的顶表面垂直的方向上突出,并且具有在与基底的顶表面平行的第一方向上相对立的内表面和外表面;栅极介电层,覆盖半导体图案的内表面和外表面,并且在半导体图案的顶表面上延伸;栅电极,在栅...
  • 本发明公开了一种带埋层结构的射频低噪声MOSFET晶体管,包括衬底,所述衬底的上部设置有浅槽隔离区,所述浅槽隔离区将衬底上划分为第一有源区和第二有源区;所述第一有源区的衬底中注入形成有埋层和深N阱;所述埋层位于深N阱的正上方;所述深N阱正上...
  • 本发明涉及半导体器件技术领域,具体涉及一种双极型互补反相器器件及其制造方法。本发明的双极型互补反相器器件包括:衬底层,表面设置有NPN双极晶体管结构和PNP双极晶体管结构;NPN双极晶体管结构的载流子传输方向垂直于衬底层的延伸方向;双极晶体...
  • 本公开涉及形成集成电路的方法。具体地,提供了一种用于形成包括硅基器件和基于氮化镓的器件的集成电路的方法,所述方法包括:提供覆盖有氮化镓层结构的硅衬底;从所述氮化镓层结构中刻蚀出氮化镓结构;在所述硅衬底中形成硅基器件;在所述氮化镓结构中形成基...
  • 本申请提供一种半导体器件的制备方法及半导体器件,涉及半导体器件技术领域,可以降低共享接触孔内的断路风险。方法包括:提供半导体初始结构,包括绝缘层以及间隔设置的栅极初始结构,绝缘层包括第一绝缘结构和第二绝缘结构,第一绝缘结构位于栅极初始结构的...
  • 本发明提供了一种用于BCD工艺的半导体结构及其制造方法,所述制造方法包括:提供衬底,在所述衬底表面形成图形化的掩模层,所述图形化的掩模层的开口暴露所述衬底表面的N型掺杂区;执行P型离子注入,在所述N型掺杂区形成若干P型重掺杂区,以在所述衬底...
  • 一种半导体结构及其形成方法,方法包括:提供衬底、位于衬底上的鳍部以及位于鳍部上的栅极结构;在鳍部上、栅极结构侧壁以及栅极结构上形成初始第一侧墙;在形成初始第一侧墙后,对栅极结构两侧的鳍部进行刻蚀,形成源漏开口和位于栅极结构侧壁的第一侧墙;在...
  • 本发明涉及功率器件技术领域,具体涉及一种带有MOS可控型晶闸管结构的IGBT器件及其制备方法,包括:集电层、缓冲层、漂移区、第一阱区和第二阱区共同组成PNPN型晶闸管结构,PNPN型晶闸管结构通过正面基区中的MOS结构进行导通。针对现有技术...
  • 本公开涉及高密度堆叠电容器和关联形成方法。高密度堆叠电容器包括:第一和第二端子;和位于端子之间的并联连接的电容器的堆叠。堆叠包括第一电容器(例如平面晶体管型电容器),其包括:横向地定位在连接到第一端子的源极区/漏极区之间的沟道区;和位于沟道...
  • 一种半导体器件及其制备方法、电子设备。所述半导体器件包括基底以及位于所述基底上的至少一个晶体管;所述至少一个晶体管包括第一极、第二极、沟道层和栅电极,所述栅电极的至少部分沿着垂直于所述基底所在平面的方向延伸,所述沟道层环绕所述栅电极的至少部...
  • 本申请提供一种半导体器件的制备方法及半导体器件,涉及半导体器件技术领域,可以降低共享接触孔内的断路风险。方法包括:提供半导体初始结构,包括半导体衬底、第一绝缘层及间隔设置的栅极结构,第一绝缘层包括第一绝缘结构、第二绝缘结构和第三绝缘结构,第...
  • 本发明属于半导体薄膜材料与器件制备技术领域,涉及一种基于静电纺丝的可剥离柔性Ga(3x+2y)/3NxOy薄膜及其制备方法。该方法以金属为基片,在金属基片的一侧表面上依次制备扩散阻挡层、Ga2O3静电纺丝层、富Ga层、液态Ga层、Ga(3m...
  • 本申请提供了一种横向SiC‑JFET器件及其制备方法。器件包括:衬底;第一掺杂类型的外延层,形成在衬底之上;自外延层的上表面向下形成的第一掺杂类型的栅极;第一掺杂类型的栅极连接层,形成在栅极之上,且栅极的外侧边缘位于栅极连接层的外侧边缘内;...
  • 本发明涉及MOS半导体技术领域,且公开了具有自对准多级场板的SiC VDMOSFET动态特性增强结构及其制备工艺,包括若干个相互并列的MOS元胞,单个所述MOS元胞包括有漏极、半导体外延层、栅极、栅氧场板以及源极,所述半导体外延层包括N衬底...
  • 本申请提供了一种屏蔽栅场效应晶体管及其制作方法,涉及半导体技术领域。该屏蔽栅场效应晶体管包括控制栅与屏蔽栅,控制栅包括多个主体栅极与多个互连栅极,相邻两个主体栅极之间交错排布,且相邻两个主体栅极的端部位置通过互连栅极相连,并形成方形结构;屏...
  • 本申请涉及一种金属氧化物半导体场效应管及其制备方法。金属氧化物半导体场效应管包括衬底、第一导电类型的漂移区、第二导电类型的阱区、栅极结构和第一导电类型的隧穿结结构。隧穿结结构位于漂移区内,隧穿结结构包括第一隧穿层和第二隧穿层。第一隧穿层具有...
技术分类