Document
拖动滑块完成拼图
专利交易 积分商城 国际服务 IP管家助手 科技果 科技人才 商标交易 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本公开的实施例涉及半导体结构及其形成方法,方法包括在衬底上形成堆叠件,图案化堆叠件和衬底,以形成第一有源区域和第二有源区域,在第一有源区域和第二有源区域之间形成隔离结构,在隔离结构上沉积隔离结构保护层,横跨第一和第二有源区域形成伪栅极堆叠件...
  • 本发明公开了一种抗辐照氮化镓晶体管及制造方法,包括自上而下依次设置的衬底、氮化铝成核层、掺杂氮化镓缓冲层、本征氮化镓沟道层、本征AlGaN势垒层及P‑GaN栅极控制层,本征氮化镓沟道层与本征AlGaN势垒层形成异质结且界面存在二维电子气,P...
  • 本发明提供一种半导体器件的制造方法,在外延生长嵌入式锗硅源漏的掺硼的硅层之前的任意合适工艺节点,在栅极侧墙的外侧壁上形成扩散阻挡侧墙,从而在外延生长掺硼的硅层的过程中和/或在掺硼的硅层形成后的后续工艺中, 利用扩散阻挡侧墙来增大该掺硼的硅层...
  • 一种半导体结构及其形成方法,形成方法包括:提供基底;在基底上形成凸起结构,凸起结构包括第一沟道凸起部、第一牺牲层和第二沟道凸起部,第一沟道凸起部包括沿纵向依次堆叠的第一沟道层和第二牺牲层,第二沟道凸起部包括沿纵向依次堆叠的第二沟道层和第二牺...
  • 本申请公开了一种半导体器件及其制备方法,该制备方法包括:去除伪栅,以在间隔设置的侧墙之间形成沟槽,所述沟槽露出鳍和所述鳍两侧的浅槽隔离;在所述沟槽中形成高K/功函数层,其中,所述高K/功函数层有多层,在形成每层所述高K/功函数层之前,均在所...
  • 本发明涉及一种均流功率半导体器件及其制备方法。其包括:半导体基板;有源区,包括若干并联成一体的沟槽型元胞,其中,沟槽型元胞包括设置于半导体基板内的元胞沟槽以及设置于所述元胞沟槽内的沟槽栅;所述沟槽栅包括分布于所在元胞沟槽内的栅主体以及低阻接...
  • 本发明公开了一种异质结双极型晶体管,包括叠层设置的衬底、隔离结构、集电极层、基极层以及发射极层;隔离结构包括至少一组子隔离层组,子隔离层组包括叠层设置的第一子隔离层以及第二子隔离层;隔离结构的材料与衬底的材料相同,且第一子隔离层的导电类型与...
  • 本发明公开了一种异质结双极型晶体管,包括叠层设置的衬底、隔离结构、集电极层、基极层以及发射极层;隔离结构包括至少一组子隔离层组,子隔离层组包括叠层设置的第一子隔离层以及第二子隔离层;其中,第一子隔离层的导电类型与第二子隔离层的导电类型相反。...
  • 本发明提供了一种碳化硅BJT器件结构及制备方法,涉及半导体器件制备技术领域,包括如下步骤:在衬底上的外延层内形成与外延层掺杂类型相反的终端结构;在外延层的上表面生成基区;在基区的上表面生成发射区;在基区和发射区上分别生成基区引线金属;在基区...
  • 本发明提供一种PNP型双极结型晶体管的制造方法。该方法包括:提供衬底,限定拾取区及发射区预设位置;形成掩膜并图案化,同时暴露拾取区及发射区预设位置;对暴露区域进行P型离子注入;去除掩膜并在发射区生长材料层。本发明通过修改光刻版图,利用拾取区...
  • 本发明公开了一种基于极化异质结终端的垂直GaN肖特基二极管及其制备方法:包括阴极金属层、n+‑GaN衬底层、n‑漂移层、第一阳极金属层、第二阳极金属层、极化异质结终端结构;极化异质结终端结构由p‑InGaN层和p‑GaN层构成,或由p‑Ga...
  • 一种二极管装置包含半导体基板、隔离结构及金属硅化物层。半导体基板包含井区及处于井区中的第一掺杂区至第三掺杂区。第一掺杂区及第二掺杂区具有相反的导电类型,且井区的导电类型与第二掺杂区的导电类型相同。第三掺杂区处于第一掺杂区与第二掺杂区之间。第...
  • 本发明涉及半导体技术领域,尤其涉及一种超结快恢复二极管及其制造方法,该超结快恢复二极管包括:衬底;缓冲层,所述缓冲层位于所述衬底之上;漂移层,所述漂移层位于所述缓冲层之上;P型区,所述P型区位于所述漂移层之上;P柱,所述P柱位于所述漂移层中...
  • 本申请涉及一种寄生MIM电容及其制备方法、图像传感器,包括提供设置有浅沟槽隔离结构的半导体基底;基于预设掩模版,于浅沟槽隔离结构远离半导体基底的一侧形成刻蚀减速结构和栅极结构;于刻蚀减速结构远离浅沟槽隔离结构的一侧依次形成绝缘层和布线层结构...
  • 本发明提供一种MIM结构及其形成方法,包括:提供衬底,衬底的靠上区域形成有层间金属层。形成MIM材料层。形成MIM叠层;MIM叠层包括层叠的下极板、介质层和上极板。形成绝缘层,并在绝缘层中形成第一引出孔,第一引出孔中填充第一互连层,第一互连...
  • 本发明公开了一种电容结构,包括:并联的N型和P型势阱电容。N型势阱电容包括N型势阱,N型栅极结构,N型源漏区,N型势阱引出区。P型势阱电容包括P型势阱,P型栅极结构,P型源漏区,P型势阱引出区。N型和P型栅极结构都连接到第一电容电极。各N型...
  • 本申请实施方式提供一种三维存储器及其制备方法、集成电路、电子设备。三维存储器包括至少两个沿堆叠设置的存储颗粒。每个存储颗粒包括沿存储颗粒堆叠方向电连接设置的逻辑芯片与存储阵列芯片。每个存储颗粒还设有第一通孔与第二通孔,第一通孔与第二通孔均填...
  • 提供了半导体装置。半导体装置包括:第一裸片,在第一工艺条件下制造;以及第二裸片,在第二工艺条件下制造。第一裸片包括参考产生电路,参考产生电路包括双极结型晶体管(BJT)元件。第二裸片被配置为基于由参考产生电路产生的参考值操作。第一工艺条件与...
  • 本发明公开了一种三维相变存储器及制备方法,包括:在衬底上依次沉积介质层和金属层,构建周期性交替堆叠的多层膜结构;在上述交替堆叠的多层膜结构的顶部光刻与显影形成圆形孔阵列图案;以光刻形成的圆形孔为掩膜,垂直向下刻蚀直至底部介质层,得到深孔刻蚀...
  • 本发明提供一种新型存算一体器件,涉及器件技术领域,包括:基底层、第一介质层、第一栅极层、第二介质层、沟道层、第一电极层、第二电极层、第三介质层和第二栅极层;其中,基底层为新型存算一体器件的衬底,第一介质层覆盖在基底层上;第一栅极层覆盖在第一...
技术分类