Document
拖动滑块完成拼图
专利交易 积分商城 国际服务 IP管家助手 科技果 科技人才 商标交易 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本发明提供了一种MOSFET器件仿真模型计算方法、计算机设备及存储介质,包括:根据外部输入参数进行仿真模型内部参数变量的传值;在缩放时进行变量异常检查,并先进行电学栅极等效氧化层厚度更新,再进行边缘场电容计算;对缩放后的模型内部参数变量进行...
  • 本申请涉及一种基于硅基板的芯片集成系统设计方法和装置。方法包括:获取硅基板的实际参数和芯片集成系统的约束参数;获取芯片集成系统执行任务所需的目标资源参数;根据实际参数和约束参数,确定芯片集成系统所能提供的第一最大通信带宽和芯片集成系统与外部...
  • 本发明提出基于Cholesky分解的芯片动态功耗模型的并行求解方法,具体包括以下步骤:S1、接收稀疏对称正定矩阵并进行矩阵排序,构建芯片功耗模型矩阵;S2、对芯片功耗模型矩阵的子矩阵进行重排并构建消去树;S3、对消去树进行层级切割和子树递归...
  • 本公开属于数字芯片系统设计技术领域,提供了一种多周期路径同步电路,该电路包含至少一个多周期路径同步子电路;每个多周期路径同步子电路包括:计数器、组合逻辑、第一类触发器组、位于时钟门控之前的第二类触发器组、时钟门控和多个位于硬核内部的第二类触...
  • 本发明公开了一种电路版图三维沉积模型的构建方法、装置、介质及设备。该方法包括:获取电路版图的包围盒形状以及工艺参数,电路版图包含第一图形以及将第一图形包围在内的第二图形;基于边长均为预设值的立方块构建立方体空间;根据预设值和第一图形的第一沉...
  • 本发明公开了一种电路版图保形沉积模型的构建方法、装置、介质及设备。该方法包括:获取电路版图的包围盒形状以及工艺参数,电路版图包含第一图形以及将第一图形包围在内的第二图形;基于边长均为预设值的立方块构建立方体空间;根据预设值和第一图形的第一沉...
  • 本发明公开了一种电路版图倾斜沉积模型的构建方法、装置、介质及设备。该方法包括:获取电路版图中目标图形的包围盒形状以及包含沉积高度的工艺参数;基于边长均为预设值的立方块构建底面包围包围盒形状、高度不小于沉积高度的立方体空间;根据预设值和沉积高...
  • 本发明涉及电路版图设计技术领域,具体涉及一种版图文件中版图的展示方法、装置及电子设备,包括:获取版图文件中各个文件单元的层级关系和调用关系,每个所述文件单元在画板上具有对应的版图;在所述画板上隐藏最高层级的文件单元对应的版图;响应于目标文件...
  • 本发明涉及电路版图设计技术领域,具体涉及一种版图的显示方法、装置及电子设备,包括:获取版图文件中各个版图单元所处文件层;按照文件层从上到下的顺序对各个版图单元所处文件层进行顺序编号;在所述画板上隐藏编号最小的文件层对应的版图;响应于用户输入...
  • 一种版图和原理图验证方法、计算机设备和存储介质,所述版图和原理图验证方法应用于包括至少一个存储单元的存储器,所述方法包括:将所述存储器的版图中的每个存储单元作为整体,以及,所述存储器的原理图中的每个存储单元作为整体,比较所述版图和所述原理图...
  • 本发明涉及一种基于双通道图学习模型的电路原理图生成方法及装置,其中,方法包括:获取电路原理图文件,电路原理图文件包括文件标签信息和核心设计信息;基于文件标签信息和核心设计信息,构建图结构转化模型,并基于图结构转化模型,将电路原理图文件转化为...
  • 本申请涉及一种硅基板芯片信号线的优化方法、装置、设备、存储介质和程序产品。该方法包括:确定硅基板芯片中各互连线的类型;类型包括通用信号线类型或异形信号线类型;针对每一互连线,若互连线的类型为通用信号线类型,则根据互连线的通信带宽和互连线的延...
  • 本发明提供了一种目标布局数据的生成方法、电子设备以及可读存储介质。本发明通过将PCB布局生成过程转化为神经网络模型的迭代优化任务,结合了总损失函数中对线长和密度分布的双重评估,有效解决了传统布局算法中的布局质量低、优化效率低等问题。通过反向...
  • 本发明提供一种张量规约方法、电子设备、存储介质和计算机程序产品,所述方法包括:基于目标张量的结构化布局特征、规约任务的参数和硬件能力,确定规约层次;基于硬件能力,确定规约层次中最底层的规约路径;基于规约层次、规约路径以及结构化布局特征,确定...
  • 本申请公开了一种射频通信电路版图设计方法及系统,涉及集成电路:构建设计约束参数库;解析电路拓扑结构,识别电路节点类型并提取节点属性信息;通过空间映射函数建立节点与网格单元的对应关系,生成反映电流分布特征的网格属性矩阵;计算各网格单元受到的电...
  • 本发明涉及射频处理技术领域,公开了一种基于机器学习优化的射频芯片扇出型封装设计方法,针对高速封装的高频引脚的设计,提出将高频引脚GSG结构设计过程解耦为RDL信号线线长L、信号线与地线间距S、信号渐开线角度α与引脚特征阻抗、损耗、回损电性能...
  • 本公开提供一种基于梯度下降的集成时钟门布局方法、装置、设备及存储介质,该方法包括:基于集成时钟门所控制的寄存器的寄存器位置,确定集成时钟门的锚点;基于集成时钟门与锚点之间的第一距离,以及集成时钟门与寄存器之间的第二距离,确定对应的线长损失函...
  • 本发明涉及电数字数据处理技术领域,具体公开DSP模块智能布局与连线系统及方法,该系统通过设置DSP拖动连线单元、DSP碰撞避让单元以及DSP自动布局单元,DSP拖动连线单元后台实时感知拖动轨迹,自动在原始布局的候选引脚中匹配合适的连接对象。...
  • 本申请提供了基于矩阵模块的SoC芯片引脚布局智能优化方法,涉及布局优化技术领域,方法包括:对SoC芯片进行应用场景挖掘,对D个可信应用场景和SoC芯片的芯片引脚布局信息进行外接模块关系梳理;根据芯片引脚外接关系图网对芯片引脚布局信息进行矩阵...
  • 本发明公开了一种基于改进JPS的高效路径规划方法,通过动态跳点选择策略,根据当前节点的全局与局部特性动态调整跳点的优先级和搜索范围,减少冗余搜索并提高路径规划效率。结合周期性有向边存储结构,大幅降低存储空间需求,同时支持快速查询路径信息。利...
技术分类