Document
拖动滑块完成拼图
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本公开实施例提供了一种半导体结构及其操作方法,半导体结构包括:第一晶体管和第二晶体管位于衬底上且具有共用沟道区,第一晶体管至少包括第一栅极层和第一存储层,第二晶体管至少包括第二栅极层和第二存储层;第一延伸部和第二延伸部,分别位于共用沟道区在...
  • 本公开涉及集成电路系统及用于形成集成电路系统的方法。一种集成电路系统包括堆叠,所述堆叠包括从阵列区延伸到阶梯区中的竖直交替的绝缘层面与导电层面。所述楼梯的个别踏面包括所述导电层面中的一者的导电材料。导电通路从所述个别踏面中的一者正上方,穿过...
  • 本申请提供了一种半导体结构及其制造方法、存储系统。该半导体结构包括第一堆叠结构、第二堆叠结构、位线和导电结构。第二堆叠结构沿第一方向位于第一堆叠结构的一侧。位线位于第一堆叠结构与第二堆叠结构之间且沿第二方向延伸。导电结构沿第一方向延伸并与位...
  • 公开了一种三维存储器装置及其形成方法。在某些方面,一种存储器装置包括堆叠结构、导电结构和接触结构。堆叠结构包括交替的多个第一层和多个第一电介质层。堆叠结构的第一部分中的多个第一层包括多个第二电介质层,并且与堆叠结构的第一部分相邻的第二部分中...
  • 本公开实施例涉及一种半导体结构。包括:第一基底,所述第一基底的第一表面形成有第一存储结构;第二基底,所述第二基底的第一表面形成有第一控制结构,所述第二基底的第二表面为所述第二基底的第一表面的相对面;所述第一基底键合于所述第二基底的第一表面侧...
  • 本申请提供了一种半导体器件及其制造方法、电子设备。该半导体器件包括:多个功能区,阵列排布;多个密封区,每个密封区环绕一个功能区;多个切割区,每个切割区位于相邻密封区之间;密封区的键合焊盘包括沿功能区指向切割区的方向依次设置的键合密封环和散热...
  • 本申请提供了一种半导体器件及其制造方法、电子设备。该半导体器件,包括:衬底、第一电容结构、第二电容结构和导电柱组件。第一电容结构和第二电容结构分别设置于衬底两面,第一电容结构和第二电容结构均至少部分埋入于衬底内。导电柱组件贯穿衬底,两端分别...
  • 本申请提供一种存储单元、存内计算阵列、存内差分计算电路,该存储单元包括:由两个双向对称分布的分栅NOR Flash单元组成的对称位线胞,两个分栅NOR Flash单元共享选择栅,可以提升存储单元的线性度。在基于该存储单元的存储阵列中集成填充...
  • 本公开提供了一种存储器件及其制备方法,涉及半导体芯片技术领域,旨在提高存储器件的存储密度。该存储器件包括:第一堆叠结构、第二堆叠结构和多个连接结构。第一堆叠结构包括沿第一方向交替层叠设置的多个第一栅极层和多个第一介质层。第二堆叠结构包括沿第...
  • 本发明涉及场效应发光晶体管技术,具体涉及一种发光晶体管,包括衬底、栅极、栅介质层、浮栅层、隧穿介质层、沟道层、源电极、发光功能层和漏电极。与传统发光晶体管相比,本发明通过引入浮栅层和隧穿介质层实现电荷存储功能。在将发光晶体管应用于像素电路时...
  • 本公开内容涉及用于管理具有堆叠结构的半导体器件的方法、器件、系统和技术。示例半导体器件包括控制半导体结构和阵列半导体结构。阵列半导体结构沿着第一方向堆叠并且耦合到控制半导体结构。阵列半导体结构至少包括第一阵列半导体结构和第二阵列半导体结构。...
  • 本申请案涉及集成电路系统及用于形成集成电路系统的方法。集成电路系统包括堆叠,其包括从阵列区延伸到阶梯区中的竖直交替绝缘层级及导电层级。所述阶梯区包括梯级梯段,所述梯级包括踏面,其中所述踏面中的个别者包括目标导电层级。导电通路从所述个别踏面中...
  • 本发明公开了半导体器件,包括衬底、栅极结构、多个绝缘间隔、多个第一焊盘、绝缘层、以及高介电常数材料层。绝缘间隔与栅极结构交替地设置在衬底上。第一焊盘设置在绝缘间隔上。绝缘层覆盖在绝缘间隔与栅极结构上,其中,覆盖在栅极结构上的绝缘层具有凹陷。...
  • 本发明提供了一种半导体器件,应用于半导体技术领域。在本发明中,通过改变相邻位线结构之间间隔的宽度,使得形成在不同相邻位线结构之间的连接垫结构在水平方向上的宽度不同,进而使得部分第二隔离结构发生位置偏移,以达到让部分相邻连接垫结构连通的目的。
  • 一种存储器,包含基板和位于基板上方的电容器结构。电容器结构包含底部电极、位于底部电极上方的介电结构和位于介电结构上方的顶部电极。介电结构包含由氧化铪锆(HZO)所制成的第一介电层、位于第一介电层上方,且由氧化铝所制成的阻挡层,以及位于阻挡层...
  • 在某些方面中,一种三维(3D)存储器器件包括第一半导体结构、第二半导体结构以及第一半导体结构与第二半导体结构之间的键合界面。第一半导体结构包括外围电路。第二半导体结构包括存储器单元阵列和耦合到存储器单元并且各自在垂直于第一方向的第二方向上延...
  • 一种存储器器件包括沟道层。存储器器件包括栅极结构,位于沟道层第一侧上,其中,栅极结构具有面向沟道层的顶面。存储器器件包括漏极结构,位于沟道层的与第一侧相对的第二侧上,其中,漏极结构具有面向沟道层的第一底面。存储器器件包括源极结构,位于沟道层...
  • 存储器件包括沟道层。该存储器件包括位于沟道层的第一侧上的栅极结构,其中栅极结构具有面向沟道层的顶表面。该存储器件包括位于沟道层的与第一侧相对的第二侧上的漏极结构,其中漏极结构具有与沟道层接触的第一底表面。第一底表面在第一横向方向上与栅极结构...
  • 本发明提供了一种电容刻蚀方法,涉及半导体加工技术领域,以解决电容孔刻蚀精度不高的问题。电容刻蚀方法包括:硬掩模层沉积,在基底上沉积第一硬掩模层,第一硬掩模层为钨碳基硬掩模层;光刻图案化,在第一硬掩模层上形成预设图案;硬掩模层刻蚀,图案传递至...
  • 本发明提供一种改善半导体器件边缘密度效应的工艺方法,涉及半导体技术领域。该工艺方法包括:在基底上形成电容器结构,电容器结构所在区域划分为阵列区和有源区;电容器结构至少包括沿第一方向叠摞设置的层叠结构,且层叠结构的阵列区布置有多个并列间隔排布...
技术分类