Document
拖动滑块完成拼图
专利交易 商标交易 积分商城 国际服务 IP管家助手 科技果 科技人才 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本申请适用于电力仿真技术领域,提供一种三维仿真控制电路生成方法、系统及电子设备,其中方法包括:响应于用户拓扑调整操作,从电路拓扑中的设定端子出发,递归遍历电路拓扑中的多个拓扑节点,确定多个拓扑节点中公共端的接地状态以及非公共端之间的拓扑连通...
  • 本发明公开了面向高频内存模组的可编程电磁屏障PCB及信号完整性控制方法,属于高频电子电路技术领域。本发明解决了现有电磁屏障结构一旦制造完成其电磁特性即固定不变,无法根据高频内存模组的实际工作状态进行动态调整,导致在某些工作条件下屏蔽效果不足...
  • 本发明涉及故障预测与健康管理技术领域,具体为一种一二次融合成套环网箱故障诊断方法及系统。包括实时采集三相瞬时电压和电流信号,并转化为数字化暂态数据;对数字化暂态数据进行时间窗预处理,并执行小波包分解,生成暂态特征向量;通过暂态零序功率方向法...
  • 本公开实施例提供了一种组合逻辑环割断方法、电子设备、存储介质和程序产品。该组合逻辑环割断方法包括:根据目标电路检测结果识别出目标电路的组合逻辑环;根据目标电路中节点的计数结果选出组合逻辑环中的目标节点;在目标节点处接入预设的割断电路,以割断...
  • 一种用于电路的源设计的实现后掩蔽验证的方法包括:接收电路的具有掩蔽的源设计的门级网表;以及关于输入的掩蔽破坏来评估源设计的网表的中间网络。针对与该电路的该源设计的该网表的该输入相关联的每个隐式输入,执行关于输入的掩蔽破坏来评估该源设计的该网...
  • 本发明公开了一种双边沿多相位时钟发生器及其控制方法,属于集成电路设计技术领域。本发明通过“时段‑轮次‑期次”三级时间划分架构,并结合每个时段内多个可编程事件点的配置机制,提高了波形自由度;配置参数均预先存储于寄存器文件模块,模式切换仅需直接...
  • 本申请涉及一种流水线紧耦合硬件在环验证方法、装置、设备及介质,方法包括:RTL协处理器根据指令类型标识识别待执行运算逻辑,并基于第一源操作数、第二源操作数执行对应运算以生成运算结果,并通过周期计数器记录指令类型标识对应的实际执行周期数,结合...
  • 本公开大体涉及使用分析和机器学习模型的融合处理架构性能建模。通过以下来估计在处理架构上执行的输入程序的吞吐量:计算用于描述处理架构的多个参数中的每个参数的多个累积分布函数(CDF),多个CDF中的CDF与该参数的值中的相应的值相对应,并且多...
  • 本公开涉及一种芯片验证数据处理方法、装置和存储介质。该方法包括:获取第一芯片验证信息,第一芯片验证信息包括验证需求信息和验证用例信息;基于第一芯片验证信息进行芯片验证,得到验证结果;基于验证结果,关联添加验证需求信息和验证用例信息,得到第二...
  • 本申请提供一种基于参数模板化配置的器件全链条仿真方法、介质及设备。所述方法包括:配置仿真软件,基于配置好的所述仿真软件生成仿真模板文件,并配置仿真参数;基于预先制定的仿真引擎参数配置协议控制各外部引擎生成对应协议格式的参数文件,并基于所述参...
  • 本申请实施例公开一种模拟器与待测设计模块之间参数传递方法、系统及电子设备,涉及芯片设计验证技术领域,可以提高参数传递的成功率及仿真过程的稳定性。所述方法包括:在模拟器和待测设计模块启动之后,建立所述模拟器与待测设计模块之间的通信连接;从预先...
  • 本申请提供一种AC参数验证方法、装置、电子设备及存储介质,AC参数验证方法包括:获取包括SPI接口的芯片第一引脚的第一延时参数以及第二引脚的第二延时参数,根据第一延时参数和第二延时参数对芯片与测试机的通信过程进行仿真,根据仿真结果调整第一延...
  • 逻辑电路单粒子瞬态故障注入方法及系统,涉及数字芯片领域。本申请是为了解决现有故障注入技术中可靠性评估结果方差大的问题。本申请在被测逻辑电路中提取待测试电路信号列表,根据所述被测逻辑电路和测试平台生成例化关系,将所述待测试电路信号列表和所述例...
  • 本公开提供了一种仿真验证方法、系统、电子设备及可读介质,属于仿真测试领域。该仿真验证方法包括:将参考模型输出按序存为期望向量集合;配置异常容忍窗口;逐个将待测向量与期望向量集合匹配;依据匹配结果开启或更新窗口;当窗口大小计数超过预设阈值时结...
  • 本发明公开了一种支持分区约束的复杂电路的切分方法、装置、设备及介质。该方法包括:对待分割复杂电路的超图文件进行解析,获取超图文件的节点信息;节点信息中包括节点资源使用量、节点之间的线网连接信息以及节点分区约束;根据节点信息以及节点聚类条件,...
  • 本申请涉及一种基于Crypto‑VP架构的RISC‑V虚拟原型平台,包括:RISC‑V虚拟原型平台中的CPU内核分别连接调试与监控接口控制器与协处理器模型,且通过事务级建模2.0标准总线接口连接事务级建模2.0标准总线,调试与监控接口控制器...
  • 本申请实施例公开一种设计时序的检查方法、装置及电子设备,涉及芯片设计技术领域,便于高效地处理大规模设计时序检查任务。所述方法包括:获取时序图文本文件;基于预设信号处理规则解析所述时序图文本文件,提取得到时序特征信息;根据所述时序特征信息,自...
  • 本申请提供一种虚拟化的验证环境、验证方法、计算机设备及存储介质,验证环境包括:电源控制器、代理模块、P‑Channel模型;其中:模型用于执行以下功能:向电源控制器发送状态信号;接收电源控制器输出的电源状态切换请求;其中:电源状态切换请求由...
  • 本申请公开了一种时钟信号检测方法、电子设备、介质及计算机程序产品,时钟信号检测方法应用于时钟信号发生器中的监视器,时钟信号检测方法包括:获取待检测时钟信号以及待检测属性;获取预先设置的等待事件,等待事件包含期望检测待检测时钟信号的时间;响应...
  • 本发明提供一种时钟配置整合方法、装置、电子设备、介质和程序产品,涉及集成电路技术领域,所述方法包括:获取多层级的结构化配置文件;基于多层级的结构化配置文件,构建全局时钟结构化数据模型;全局时钟结构化数据模型用于表征时钟实体之间跨层级的关联关...
技术分类