Document
拖动滑块完成拼图
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本发明公开了一种具有失效保护的GPIO电路,其包括第一MOS管、第二MOS管、第三MOS管、第四MOS管、衬底电压选择单元及电压调整单元,第一MOS管的源极与第二MOS管的漏极连接,其漏极与第五MOS管的源极、第四MOS管的栅极连接;第三M...
  • 本发明公开了一种面向高速模数转换器的串行输出接口电路,其中,延迟锁相环用于对输入的参考时钟信号进行多相位产生,输出第一时钟信号;倍频器用于对第一时钟信号进行倍频,输出第二时钟信号;可编程时钟调整模块用于根据输入的目标分频控制信号对第二时钟信...
  • 本发明的课题在于利用相对较简单的电路来控制晶体管的接通断开。桥接电路根据供给到第1输入端子(12a)与第2输入端子(12b)的外部电源,来对上侧线路输出内部上侧电压,且对下侧线路输出内部下侧电压。在上侧线路与下侧线路之间,配置包括上侧第1晶...
  • 本发明公开了一种输出缓冲器,其包含有一第一P型晶体管、一第二P型晶体管、一第一N型晶体管、一第二N型晶体管、一控制电路及一追踪电路。该第二P型晶体管与该第一P型晶体管耦接在一供应电压与一接点之间,且该第二N型晶体管与该第一N型晶体管耦接在一...
  • 本申请涉及集成电路技术领域,公开了一种组合多个时钟源改善相位噪声的电路及方法,所述方法包括:提供用于锁相环的参考时钟源,并生成与所述参考时钟源频率、幅度和相位基本相同的多个时钟源;将所述多个时钟源各自提供到多个锁相环中的一个,其中所述多个锁...
  • 本发明提供一种多相位时钟自校准电路,利用相位检测电路、数字时间转换器、相位选择电路、相位检测电路和数字控制电路实现了相位偏差的检测量化和校准,相位检测电路检测精度高,并采用相对相位偏差量化技术可实现亚皮秒级相位校准,并且由于该相位检测电路采...
  • 本发明公开了一种可扩展的并行同步多通道锁相放大器系统,包括同步控制模块、通信模块、上位机模块以及多个信号处理模块,其中:信号处理模块包括用于采集待测模拟信号并转换为待测数字信号的信号采集单元,用于产生数字参考信号的参考信号处理单元,用于对待...
  • 本申请提供了射频电源相位同步方法、相位校准方法及其校准装置。在一个实施例中,射频电源相位同步校准方法包括:获得共激励输入信号的相位,获得采样信号的相位,计算采样信号与共激励输入信号之间的第一相位差,获得负载信号中的前向波信号的相位,计算前向...
  • 本发明涉及射频发生器电路技术领域,提供一种锁相稳频多核控制射频系统,通过数字基带处理模块,处理I/Q信号并构建多核任务分配与协同机制,进行预失真处理及系统调度;双闭环控制模块,稳定基频与校正温度漂移,补偿调整频率摆动幅度;混合功放模块,通过...
  • 本发明涉及一种可调方波信号合成方法及数字频率合成器,由相位累加器依据初始相位PCW与目标频率控制字FCW,执行重复累加操作,生成连续进位信号CARRY;积分模块依据连续进位信号CARRY,针对目标频率控制字FCW进行积分操作,输出积分电压V...
  • 一种时钟电路,包括压控振荡器,所述压控振荡器具有耦合到放大器的输出的输入和输出输出时钟信号的输出。所述时钟电路另外包括参考分支和反馈分支,这两者都包括经由反相器耦合到输入的第一开关和耦合到所述输入的第二开关。所述分支还包括耦合到参考电位且耦...
  • 本发明涉及一种超宽频带多模分频器,属于集成电路设计技术领域,包括:射频放大电路模块、前置除2电路模块、多路选择器模块、多模分频器模块、CML逻辑门电路模块;所述射频放大电路模块的输出端与前置除2电路模块的输入端连接;所述前置除2电路模块的输...
  • 本申请公开了一种高速低功耗逐次逼近型模数转换器、系统和方法,涉及模拟集成电路设计技术领域,该模数转换器包括M位的辅助ADC、N位的主ADC和数字误差校正电路,辅助ADC包括第一栅压自举电路、第一非二进制DAC电容阵列、第一比较器和第一逐次逼...
  • 本发明提供了一种噪声整形的逐次逼近型模数转换器,包括第一积分输入电路、第二积分输入电路、第三积分输入电路和电压比较电路,其中,所述第一积分输入电路与所述第三积分输入电路共用第一FIA放大器进行信号积分,所述第二积分输入电路使用第二FIA放大...
  • 本发明公开了一种高速高精度DAC的电流校准电路,该电路包括:用于生成参考电流的可编程参考电流源阵列,用于对比当前待校准电流与参考电流的大小得到比较信号的电流比较器;数字模块,数字模块用于根据比较信号生成校准电流控制信号,以调整当前待校准电流...
  • 本申请涉及高速数模转换技术领域,公开了一种超高速数模转换器的脉宽误差校准方法。该方法在多子DAC的时间交错架构中,通过目标采样、分时采点、相关性分析及最小均方(LMS)自适应算法,实现对脉宽误差的高精度补偿。方法创新性地引入“提前数点”策略...
  • 本申请涉及高速串行接口芯片领域,公开了一种超高速相位插值器的误差校准方法。该方法包括幅度校准、边沿寻找、参考时钟延时校准、多相位循环校准及线性插值等步骤,利用参考时钟上升沿过零点作为高精度时间基准,对选定离散相位的延时控制字进行逐一调整,并...
  • 本公开涉及用于低偏移漂移的功率优化的信号链。本文描述了通过减少空闲时间来提高模数转换电路的效率的技术,在空闲时间期间,ADC电路不将模拟信号转换为数字表示,从而减少了在空闲时间期间保持ADC电路运行的相关功耗。在一些实施方案中,斩波电路可以...
  • 本公开涉及高输入阻抗低功率ADC。公开了一种电子系统。电子系统包括:输入晶体管,具有被配置为接收模拟输入信号的源极;滤波器,具有耦合到输入晶体管的输出节点的输入;ADC,其具有耦合到滤波器的输出的输入和被配置为提供表示模拟输入信号的数字信号...
  • 本发明公开了一种有源信号和无源信号自适应隔离采集系统,涉及工业控制技术领域,能够精简系统的数字量采集模块的使用种类,不管是有源信号的采集还是无源信号的采集,统一使用一种模块便能自适应地完成对应的信号采集任务,无需反复查看资料确认。同时,因为...
技术分类