Document
拖动滑块完成拼图
专利交易 商标交易 积分商城 国际服务 IP管家助手 科技果 科技人才 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本发明公开了一种基于强化学习和大模型优化的语义文本压缩方法,旨在克服传统技术在复杂噪声环境和低信噪比条件下容易出现语义失真和关键信息丧失的问题。通过结合强化学习和语义熵估计,本发明能够动态调整压缩策略,确保在不同信道条件下,压缩后的文本既能...
  • 本发明属于数据缩减技术领域,公开了一种灵活特征匹配的delta压缩方法和系统,方法包括:对分块后的数据计算多个独立的特征;将各特征存储在独立的哈希表中;基于这些特征之间不存在任何关联的特性,使用灵活的特征匹配方案任意组合这些特征以实现相似性...
  • 本申请涉及一种面向低位宽量化大语言模型的压缩编码处理器、装置和设备。所述处理器执行如下步骤:获取目标语言模型中的原始权重张量;采用与所述目标语言模型的类型对应的压缩编码方式,对所述原始权重张量进行压缩编码处理,得到压缩编码后的目标权重张量;...
  • 本申请公开了一种高速低功耗连续时间sigma delta调制器,涉及集成电路技术领域,sigma delta调制器包括:环路滤波器、多比特量化器及反馈数模转换器;环路滤波器包括多个级联的积分器,用于对输入的模拟信号进行滤波处理;多比特量化器...
  • 本发明涉及一种3位Flash量化器电路优化方法,本发明在不改变不同信号通路权重的基础上增加两条参考支路,两条参考支路的采样电容均为采样电容CP0;两个采样电容CP0分别与两个采样电容CP1连接,两条参考支路输入同一个参考信号VP0;本发明可...
  • 本发明涉及一种应用于Sigma‑Delta调制器的DAC校准系统及方法,本发明的系统包括旋转移位器、加法器、寄存器、温度计码、随机数产生电路、MUX单元和寄存器CTRL;温度计码和加法器均与旋转移位器连接,加法器与寄存器相互连接随机数产生电...
  • 本发明提供一种基于时序自调节的逐次逼近型模数转换器,包括采样保持开关和电容型数模转换器、动态比较器COM、同或门、反相器、M个延迟单元且M<模数转换器的位数N、频率选择器、输出保持电路,采样保持开关的输入端连接外部信号VIN,采样保持开关的...
  • 本发明涉及一种电压电流超采样和动态插值方法、装置及存储介质,输出时根据目标电压计算DAC数字量,将其分解为整数基准值与小数部分,通过系数量化将小数误差转换为时间域调整参数;最终在连续输出周期内,依据该参数动态控制DAC交替输出两个相邻电平,...
  • 一种高线性度栅压自举电路,涉及模数转换技术领域,包括第一电荷泵升压单元和第二电荷泵升压单元、栅压自举单元,采样开关的工作状态分为采样和保持两种状态,采样阶段输入电压VIN通过栅压自举单元被升压到VG,采样开关导通;保持阶段采样开关截止,通过...
  • 本发明公开一种基于多通道同步触发的数据同步采集装置、系统及控制方法,该装置包括:接收机模块,用于接收射频信号,生成参考触发信号以及对应的时间信息输出;触发配置模块,用于产生多个通道的同步触发信号的配置信息输出;多通道同步触发信号生成模块,用...
  • 本发明涉及车载电子控制技术领域,公开了一种防干扰的车载加速踏板信号采集方法、系统及设备,方法包括:判断车辆控制器对加速踏板传感器提供的供电电压是否稳定,若是,执行下一步,否则,若连续多次判定车辆控制器供电异常,则上报供电异常故障;车辆控制器...
  • 本发明公开了一种基于时间交织的高采样速率高分辨率的数模转换器,其中包括:M个相同的N通道数据接口,在同步模式下用于对采样数据同步,在工作模式下用于采样数据解扰;M个编码器用于通过x位的温度计编码和y位二进制编码将采集的N位采样数据混合编码,...
  • 本发明公开了一种分布式高速采样的同步方法及系统,应用于包含至少两个传感单元和一个计算单元的系统,传感单元与计算单元通过单向网络相连,方法包括:在线测量并存储每个传感单元对应的数据通道从信号采样至计算单元接收的总传输延时;计算单元接收各传感单...
  • 本发明涉及一种高精度、低保持误差采样保持电路,属于集成电路领域。该电路包括输入级运算放大器、逻辑电压比较器、逻辑使能控制开关和输出级运算放大器。输入级运算放大器的正相输入端接收输入信号,反相输入端接收反馈信号。逻辑使能控制开关的两端分别与输...
  • 本发明提供了一种采样方法、采样装置及开关电源,待测电压范围为≥第一设定值、且≤第二设定值,采样方法包括:将待测电压按第一衰减比例衰减为第一电压信号;将第一电压信号转换为第一数字信号;依据第一数字信号产生第二衰减比例;将待测电压按第二衰减比例...
  • 本发明公开了一种自适应AD接口装置。包括FPGA芯片和ADC芯片;FPGA芯片为PS+PL系统架构,包括PS端和PL端;PL端被配置用于配置ADC芯片进入测试码模式开始测试码训练,在测试码训练完成后配置ADC芯片退出测试码模式,并根据训练结...
  • 一种基于时域自适应相位偏移迭代校正算法的FI‑DAC相位估算方法,它涉及一种FI‑DAC相位估算方法。本发明为了解决现有时域最小二乘法又往往因固定步长或局部极小收敛缓慢,难以在宽带(10MHz–3GHz)环境中同时兼顾快速响应与细粒度精调的...
  • 本发明提出基于改进型CMA‑ES的FI‑DAC系统分数时延误差校准方法,属于FI‑DAC系统时延误差校准技术领域,为解决现有FI‑DAC系统时延误差校准中滤波器设计通带内分数时延精度较低以及设计出的Farrow结构分数延时滤波器系数频带利用...
  • 本发明公开一种高带宽、低噪声、六量程模拟信号调理电路,涉及高速模拟信号采集领域。电路包括依次连接的AC/DC切换电路、阻抗切换电路、量程控制电路及阻抗变换电路,通过多级链路联动实现±0.1V、±0.5V、±1V、±2V、±5V、±10V六量...
  • 本发明公开了一种基于软件算法的ADC50Hz或60Hz噪声滤除方法,包括:初始化配置,采集原始数据;预处理并获取检测数据;使用改进型Goertzel算法获取频谱参数;计算三级抽取因子,并对ADC输出的数据进行采样获得样本数据;对样本数据进行...
技术分类