Document
拖动滑块完成拼图
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 提供了一种显示装置、一种制造显示装置的方法和一种包括显示装置的电子装置。所述显示装置包括:像素电路层,包括基体层、设置在基体层上的第一晶体管和设置在基体层上的第二晶体管,第一晶体管包括第一有源层、设置在第一有源层上的第一上栅极导电层、以及相...
  • 本公开提供了一种半导体结构以及制备半导体结构的方法,该方法包括:在衬底的表面上沉积富陷阱层;对富陷阱层施加超声波处理,以减小富陷阱层中的晶粒尺寸至30nm至150nm的范围。
  • 本发明提供了一种射频开关电路及形成方法,包括:在顶层硅内均形成若干个间隔设置的第一浅沟槽隔离结构和若干间隔设置的有源区;将有源区前两级作为第一区,其余作为第二区,刻蚀第一区的第一浅沟槽隔离结构、埋氧层和部分厚度的底层硅,以形成间隔设置的第二...
  • 本发明涉及一种半导体结构及其制备方法,涉及半导体技术领域,该半导体结构包括基底以及栅极结构。其中,基底包括多个有源区以及隔离有源区的隔离结构,有源区具有本体部以及褶皱结构,在垂直于基底的方向上,褶皱结构位于本体部的一侧,在第一方向上,本体部...
  • 提供了一种多堆叠半导体器件,其包括:具有各自在第一水平方向上延伸的第一背侧线和第二背侧线的背侧布线层;在背侧布线层上并且包括下源极/漏极区的第一FET;在第一FET上并且包括上源极/漏极区的第二FET;以及具有在垂直于第一水平方向的第二水平...
  • 提供了一种半导体器件及其制造方法。示例半导体器件包括:衬底;沟道层,沟道层设置在衬底上;栅极结构,栅极结构围绕沟道层;源极/漏极图案,源极/漏极图案与沟道层的两侧连接;下布线结构,下布线结构设置在衬底下方;和绝缘图案,绝缘图案延伸穿过衬底并...
  • 本申请涉及半导体功率器件的技术领域,特别涉及一种具有综合性能加固的氮化物功率器件,该一种具有综合性能加固的氮化物功率器件包括主功率晶体管、以及用于精准调制所述主功率晶体管的端口电流电压以实现主功率晶体管稳健工作的调制器,所述主功率晶体管为基...
  • 实施方式提供提高了特性的半导体设备。实施方式的半导体设备包括:第1导电层,设置在基板上;第2导电层,被供给第1电压,且设置在所述基板上;第3导电层,与输出节点对应,且在所述第1导电层与所述第2导电层之间设置在所述基板上;第1开关设备,包括被...
  • 本申请公开了一种半导体器件及其制造方法、电子设备,该方法包括:在衬底上形成沿第一方向排列的多个分隔结构,相邻的两个分隔结构之间构成凹部;在凹部中填充半导体材料,形成预埋层;至少移除部分分隔结构和部分预埋层,形成多个鳍组合结构;多个鳍组合结构...
  • 本发明涉及半导体技术领域,具体而言,涉及一种半导体器件的制造方法及半导体工艺设备。半导体器件的制造方法包括:提供衬底,衬底具有若干叠层结构,叠层结构包括由内而外设置的半导体沟道层、栅极介电层、第一功函数层和第二功函数层;形成第一填充层,以覆...
  • 本发明公开了一种沟槽电容电极结构及沟槽电容,通过环形嵌套设置的第一基元构成基元单元,并在基底第一表面上高密度排列,配合同样呈现高密度排列的互联单元,极大程度提高了沟槽电容容值密度的同时,有效增加了电极表面积并优化了电场分布,提升了器件的高频...
  • 本发明公开了一种沟槽电容电极结构及沟槽电容,通过环形嵌套设置的第一基元构成具有多重旋转对称性的基元单元,并在基底第一表面上高密度排列,配合同样呈现高密度排列的、用于后期工艺中金属互联的第一互联区域的设计,极大程度提高了沟槽电容容值密度的同时...
  • 本发明公开了一种对称式均流功率模块,涉及电力电子器件技术领域,通过改变传统芯片布局,将上下桥芯片左右排布,上桥芯片位于左基板,下桥芯片位于右基板,同桥臂芯片关于陶瓷基板对称布置,与主电极之间的距离差异减小,多芯片并联时的电流不均衡问题得到改...
  • 本发明提供一种具有沟槽栅的半导体器件及其形成方法,先执行第一曝光工艺和第一刻蚀工艺以形成沟槽的底部栅氧,接着形成单晶硅层,再执行第二曝光工艺和第二刻蚀工艺以形成沟槽,沟槽暴露出底部栅氧的顶表面,然后形成沟槽栅,沟槽栅位于沟槽内且位于底部栅氧...
  • 本发明提供一种超结终端结构及其制备方法,超结终端结构中第二导电类型过渡区柱远离第二导电类型有源区柱一侧是第二导电类型终端区柱;第二导电类型终端区柱与第一导电类型衬底的距离依次减小;第二导电类型终端区柱上有第二导电类型重掺杂区,第二导电类型离...
  • 本发明提供一种超结终端结构及其制备方法,超结终端结构中第二导电类型结终端扩展层与第二导电类型终端主结连接;第二导电类型结终端扩展层从上到下依次包括第一扩展层和第二扩展层,第二扩展层与第二导电类型终端区柱连接。本发明设置多层结终端扩展层使电场...
  • 公开了超结晶体管器件。公开了一种晶体管器件。晶体管器件包括:源极节点(S)和漏极节点(D);包括内部区(110)和边缘区(120)的半导体主体(100);超结区(10),其包括被在半导体主体(100)的第一横向方向(x)上交替地布置的第一掺...
  • 本公开提供了一种具有改进外延层形貌的半导体器件及其制造方法,可以应用于半导体技术领域。根据实施例,该半导体器件可以包括:衬底;衬底上的沟道部;设置在沟道部上的栅极;在衬底上设置在栅极的相对两侧的源/漏层,源/漏层包括衬底上的外延层;其中,外...
  • 本申请涉及一种晶体管、显示面板和显示装置。晶体管包括基板、有源层、栅极、源极和漏极,有源层位于基板上;有源层包括沿第一方向依次排布的源区、沟道区和漏区;栅极在基板上的正投影与沟道区在基板上的正投影交叠;源极与源区接触;漏极与漏区接触;沟道区...
  • 本发明涉及一种基于IGZO的多电极非线性器件、制备方法及芯片,属于半导体技术领域,解决了传统单器件实现布尔逻辑的温度过低、难以工业化应用以及成本过高、工艺繁琐、良率低等问题中的至少一个。一种基于IGZO的多电极非线性器件,包括:衬底、背栅、...
技术分类