Document
拖动滑块完成拼图
专利交易 商标交易 积分商城 国际服务 IP管家助手 科技果 科技人才 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
最新专利技术
  • 本公开的实施例涉及构造用于开关键控调制的包络检测器电路系统的方法和设备。一种示例设备包含:整流器电路系统(210),其包含具有端子的第一电阻器(320)和第二电阻器(340);具有第一端子、第二端子和控制端子的第一晶体管(310)和第二晶体...
  • 提供了一种电平移位器测试电路、测试电平移位器测试电路的方法以及半导体芯片。所述电路包括用于将信号从第一域转换到第二域的第一电平移位器。所述第一电平移位器被配置成从所述第一域接收所述信号作为输入,以及输出已通过所述第一电平移位器针对所述第二域...
  • 本申请实施例公开一种跨电压域信号互联的硬宏组件、方法以及半导体芯片,涉及集成电路技术领域,能够降低跨电压域信号互联的复杂性。所述硬宏组件包括:至少一个电平转换单元,所述电平转换单元集成有第一信号端口和第二信号端口,所述第一信号端口用于与硅通...
  • 本申请涉及发射机电路的技术领域,公开一种用于无线发射芯片的中频电路共模电平调整方法及系统,方法基于数模转换模块和中频电路模块,通过极性相反的电阻连接双方端子,且中频电路运算放大器内部端子也以相反极性通过电阻连接;向运算放大器输入端子注入可调...
  • 公开了一种反相器和环形振荡器(100),所述环形振荡器包括布置成环的多个所述反相器。每一反相器(200)包括反相器输入(210)和反相器输出(220),其中所述环中的每一反相器(200)的所述反相器输出(220)耦合到所述环中的相应下一反相...
  • 本发明公开了一种基于PID参数自适应调节的GPS振荡器驯服系统及方法,系统包括:遗忘因子动态更新模块,用于以VC‑TCXO的频率误差的方差为负指数动态更新遗忘因子;系统辨识模块,用于采用带更新后的遗忘因子的递归最小二乘算法,对VC‑TCXO...
  • 本发明公开了一种自适应锁相方法、装置、设备及存储介质,涉及电力系统技术领域。该方法包括:获取当前电网的公共耦合点电压;利用神经网络根据所述公共耦合点电压,以输出锁相环参数;利用所述锁相环参数,通过锁相环输出所述公共耦合点的相位基准。本发明实...
  • 本发明的实施例提供了一种双鉴相器锁相环控制方法和并网逆变器,双鉴相器锁相环控制方法包括:获取电网电压,并确定获取电网电压的采样频率;根据采样频率确定至少一个采样周期;根据电网电压确定多个采样周期的相位正弦值和相位余弦值;经由第一鉴相器确定第...
  • 本申请涉及微电子技术领域,公开了电荷泵电流失配补偿电路、方法及锁相环系统,补偿电路包括:时间数字转换模块,连接至锁相环的鉴频鉴相器,配置为检测鉴频鉴相器输出的上行信号和下行信号的脉宽;补偿电流控制模块,与时间数字转换模块连接,配置为基于上行...
  • 本发明公开了一种基于双环冗余切换的抗辐照低抖动锁相环,属于时钟生成领域,旨在解决现有锁相环无抗辐照设计、单环架构可靠性不足及辐照环境下抖动抑制能力差的问题。其包括主锁相环、备用锁相环、冗余切换控制模块、抗辐照加固单元及低抖动优化模块,主备锁...
  • 本发明涉及控制电路技术领域,且公开了一种适用于多通道SerDes的低抖动两级LC‑环形混合架构锁相环,包括频率锁定环路,其包括时间数字转换器、数字控制振荡器、频率控制模块,所述数字控制振荡器的输出端依次通过时间数字转换器、频率控制模块连接至...
  • 本发明是有关一种延迟锁相环电路及操作方法,用以提供输出时钟信号至双向数据控制引脚,延迟锁相环电路包括:第一延迟线,用以将输入时钟信号延迟后产生输出时钟信号;第二延迟线,用以接收输出时钟信号,并将输出时钟信号延迟后产生反馈时钟信号;相位比较器...
  • 本发明提供了一种环形振荡器电路及环形振荡器,包括:正温度系数电流产生电路,通过镜像电流镜结构产生正温度系数电流,所述正温度系数电流的幅度可通过第一镜像比例调节;负温度系数电流产生电路,通过镜像电流镜结构产生负温度系数电流,所述负温度系数电流...
  • 本发明公开了一种卫星授时系统的高精度时钟驯服与信号整形方法及装置。该方法包括:利用本地压控晶振输出的本地高频时钟信号,对实时接收的参考秒脉冲进行计数测量,获取本地高频时钟信号相对于参考秒脉冲的相位计数偏差序列;将相位计数偏差序列输入频率控制...
  • 本公开涉及具有功率消耗降低的相位插值器的锁相环路(PLL)电路。具体而言,提供了锁相环路电路,该锁相环路电路包括:时间‑数字转换器;第一分频器电路,该第一分频器电路耦合到该时间‑数字转换器的输出端;和第二分频器电路,该第二分频器电路耦合在该...
  • 本申请涉及一种频率合成电路及芯片,与传统的单通道架构相比,本申请通过处理模块采用多个具有预设相位差的参考信号与多个反馈信号进行比较,能够等效降低分频比,进而能够有效地克服传统方案中因高分频比而导致近载波相位噪声严重恶化的缺陷;进一步地,本申...
  • 本申请公开一种全数字锁相单元及抖动时钟信号生成方法,涉及半导体集成电路设计领域,针对目前真随机数生成的随机数源的抖动特性难以精确控制的问题,提供一种全数字锁相单元。全数字锁相单元包括可调滤波模块、抖动控制模块和输出模块,采用全数字形式。其中...
  • 本发明涉及一种毛刺优化数模转换器及斜坡补偿电路,毛刺优化数模转换器包括:温度计译码器、同步电路模块、比特位控制信号生成模块、上拉或下拉脉冲生成模块、上拉或下拉电路以及R2R电路。通过在数模转换器中设置比特位控制信号生成模块、上拉或下拉脉冲生...
  • 本申请公开了一种电位器噪音修正方法,包括:对电位器输出的、映射其工作状态的模拟信号执行噪声抑制处理;将经噪声抑制的模拟信号转换为数字信号,并对数字信号执行预处理操作;结合电位器的电压变化率参数与上一周期生成的置信估计值计算预测值,电压变化率...
  • 本发明涉及一种解决多路音频ADC通道间串扰的方法,基于运算放大器的信号限幅与比较电路来实现的,包括运算放大器U3A~运算放大器U3D、二极管D9~二极管D12均为1N4148、电容C13、电容C14。本发明通过运算放大器实现信号与参考电压的...
技术分类