西安邮电大学潘晓英获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉西安邮电大学申请的专利用于加速多通道卷积的硬件架构及设计空间探索方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN115587613B 。
龙图腾网通过国家知识产权局官网在2026-03-27发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202211245567.6,技术领域涉及:G06N3/0464;该发明授权用于加速多通道卷积的硬件架构及设计空间探索方法是由潘晓英;穆元震;王昊;贾凝心设计研发完成,并于2022-10-12向国家知识产权局提交的专利申请。
本用于加速多通道卷积的硬件架构及设计空间探索方法在说明书摘要公布了:本发明公开一种用于加速多通道卷积的硬件架构及设计空间探索方法,包括外部存储模块、预处理模块、缓存模块、矩阵乘法模块和输出维度重排模块,所述外部存储模块接于预处理模块,预处理模块与缓存模块相接,缓存模块与矩阵乘法模块相接,矩阵处理模块与输出维度重排模块相接;所述预处理模块、缓存模块和矩阵乘法模块之间形成任务级流水,实现对特征图和卷积核矩阵化、中间值缓存、矩阵乘法运算三个任务的并行处理。本发明通过设计一种硬件结构将多通道卷积转化为矩阵乘法并对其进行加速,同时提出一种基于性能和执行时间的设计空间探索方法,最大化提高资源利用率,高效实现多通道卷积的实时计算。
本发明授权用于加速多通道卷积的硬件架构及设计空间探索方法在权利要求书中公布了:1.一种用于加速多通道卷积的硬件架构,包括缓存模块,其特征在于:还包括外部存储模块、预处理模块、矩阵乘法模块和输出维度重排模块,所述外部存储模块接于预处理模块,预处理模块与缓存模块相接,缓存模块与矩阵乘法模块相接,矩阵乘法模块与输出维度重排模块相接;所述预处理模块、缓存模块和矩阵乘法模块之间形成任务级流水,实现对特征图和卷积核矩阵化、中间值缓存、矩阵乘法运算三个任务的并行处理; 矩阵乘法模块采用脉动阵列进行实现,具有单指令多数据SIMD的特性;脉动阵列的行处理阵列数与矩阵A的行维度对应,列处理阵列数与矩阵B的列维度对应,且处理单元之间存在着数据通路,一个处理单元向其右侧的处理单元和下侧的处理单元传递数据。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人西安邮电大学,其通讯地址为:710121 陕西省西安市长安区西安邮电大学南校区计算机学院;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励