Document
拖动滑块完成拼图
个人中心

预订订单
商城订单
发布专利 发布成果 人才入驻 发布商标 发布需求

请提出您的宝贵建议,有机会获取IP积分或其他奖励

投诉建议

在线咨询

联系我们

龙图腾公众号
专利交易 积分商城 国际服务 IP管家助手 科技果 科技人才 商标交易 会员权益 需求市场 关于龙图腾 更多
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 华东师范大学梁文辉获国家专利权

华东师范大学梁文辉获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉华东师范大学申请的专利一种基于RISC-V指令集架构拓展的卷积加速器及加速卷积运算的方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN117131910B

龙图腾网通过国家知识产权局官网在2026-02-24发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202310157287.8,技术领域涉及:G06N3/063;该发明授权一种基于RISC-V指令集架构拓展的卷积加速器及加速卷积运算的方法是由梁文辉;章可儿;黄波;郭健美设计研发完成,并于2023-02-23向国家知识产权局提交的专利申请。

一种基于RISC-V指令集架构拓展的卷积加速器及加速卷积运算的方法在说明书摘要公布了:本发明公布了一种基于RISC‑V指令集架构拓展的卷积加速器,所述卷积加速器位于计算机系统中,通过内存总线与内存物理连接,引入了数据缓冲区,并使用缓冲区分块策略,提高对卷积运算数据复用性,减少卷积运算对内存访问的需求,所述卷积加速器中的模块包括:取指及指令分配模块、数据搬运模块、特征图缓冲区、卷积核缓冲区、卷积运算单元、卷积逻辑运算控制寄存器组、输出缓冲区与加法器;所述卷积加速器上设置有自定义拓展指令。本发明还公开了利用上述卷积加速器进行加速卷积运算的方法。

本发明授权一种基于RISC-V指令集架构拓展的卷积加速器及加速卷积运算的方法在权利要求书中公布了:1.一种基于RISC-V指令集架构拓展的卷积加速器,其特征在于,所述卷积加速器位于计算机系统中,通过内存总线与内存物理连接,引入了数据缓冲区,并使用缓冲区分块策略,提高对卷积运算数据复用性,减少卷积运算对内存访问的需求,所述卷积加速器中的模块包括:取指及指令分配模块、数据搬运模块、特征图缓冲区、卷积核缓冲区、卷积运算单元、卷积逻辑运算控制寄存器组、输出缓冲区与加法器;所述卷积加速器上设置有自定义拓展指令; 所述数据搬运模块与内存总线、卷积核缓冲区、特征图缓冲区、输出缓冲区物理连接,用于控制内存与卷积加速器片上缓冲区之间的数据复制功能,能够根据不同的数据搬运指令完成内存与特征图缓存区和或卷积核缓存区和或输出缓冲区之间的数据搬运; 所述特征图缓冲区与数据搬运模块和卷积运算单元物理连接,并接受卷积逻辑运算控制寄存器组的逻辑控制,用于缓存卷积运算的特征图输入;所述特征图缓冲区采用环形逻辑结构,以Tile变量为大小进行分块;当特征图缓存区用满后,通过包括mvtile在内的相关指令重新设置特征图缓冲区的起始位置,或者拷贝特征图缓冲区上的分块,从而实现对特征图缓冲区尾部数据的复用; 所述卷积核缓冲区与数据搬运模块和卷积运算单元物理连接,并接受卷积逻辑运算控制寄存器组的逻辑控制,用于缓存卷积运算过程中的卷积核数据,卷积核缓冲区按照输入卷积核中单通道的数据量大小进行分块,若卷积核缓冲区的大小不能够被卷积核单通道的数据量大小所整除,卷积核缓冲区上整体的分块数量将会向下取整; 所述卷积加速器还包括FIFO存储器,所述FIFO存储器设置于卷积运算单元和加法器之间,与卷积运算单元和加法器物理连接;所述FIFO存储器暂存有卷积运算单元进行卷积运算后的结果以及指令中指定的输出缓冲区位置,并向加法器进行数据传输。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人华东师范大学,其通讯地址为:200241 上海市闵行区东川路500号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

以上内容由龙图腾AI智能生成。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。