Document
拖动滑块完成拼图
个人中心

预订订单
商城订单
发布专利 发布成果 人才入驻 发布商标 发布需求

请提出您的宝贵建议,有机会获取IP积分或其他奖励

投诉建议

在线咨询

联系我们

龙图腾公众号
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 清华大学姜春晓获国家专利权

清华大学姜春晓获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉清华大学申请的专利一种基于存算一体器的Polar码译码模拟电路实现方法、系统、设备和介质获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN121124829B

龙图腾网通过国家知识产权局官网在2026-01-27发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202511675807.X,技术领域涉及:H03M13/13;该发明授权一种基于存算一体器的Polar码译码模拟电路实现方法、系统、设备和介质是由姜春晓;王佳蔚;田禾;匡麟玲;陆建华设计研发完成,并于2025-11-17向国家知识产权局提交的专利申请。

一种基于存算一体器的Polar码译码模拟电路实现方法、系统、设备和介质在说明书摘要公布了:本发明涉及一种基于存算一体器的Polar码译码模拟电路实现方法、系统、设备和介质,包括:根据接收到的Polar码获取Polar码稀疏校验矩阵及对应的概率图模型;获取概率图模型中每个变量节点的初始对数似然比;根据Polar码稀疏校验矩阵对存算一体器阵列进行区域划分得到输入部分、输出部分、迭代部分和校验部分,并对各部分交叉节点的阻态进行配置;将初始对数似然比加载到存算一体器阵列的输入部分,并一直保持,其他部分的初始输入为0;利用外围电路对存算一体器阵列中迭代部分、校验部分和输出部分输出的计算结果进行校验和迭代计算,并在满足校验条件后输出最终译码结果。本发明可以广泛应用于译码技术领域。

本发明授权一种基于存算一体器的Polar码译码模拟电路实现方法、系统、设备和介质在权利要求书中公布了:1.一种基于存算一体器的Polar码译码模拟电路实现方法,其特征在于,包括: 根据接收到的Polar码构造二分因子图,并对二分因子图中的冗余节点进行剪枝优化,得到Polar码稀疏校验矩阵及对应的概率图模型; 获取概率图模型中每个变量节点的初始对数似然比,作为初始输入; 根据Polar码稀疏校验矩阵对存算一体器阵列进行区域划分得到输入部分、输出部分、迭代部分和校验部分,并对各部分交叉节点的阻态进行配置; 将初始输入加载到存算一体器阵列的输入部分,并一直保持,其他部分的初始输入为0; 利用外围电路对存算一体器阵列中迭代部分、校验部分和输出部分输出的计算结果进行校验和迭代计算,并在满足终止条件时输出最终译码结果; 所述根据接收到的Polar码构造二分因子图,并对二分因子图中的冗余节点进行剪枝优化,得到Polar码稀疏校验矩阵及对应的概率图模型,包括: 根据接收到的Polar码的极化编码方式,构造二分因子图; 对二分因子图中的冗余节点进行剪枝减少冗余,得到Polar码稀疏校验矩阵; 根据Polar码稀疏校验矩阵创建对应的概率图模型,将Polar码译码过程转换为变量节点与校验节点之间的消息传递过程,其中,变量节点包括信道变量节点和非信道变量节点; 所述根据Polar码稀疏校验矩阵对存算一体器阵列进行区域划分得到输入部分、输出部分、迭代部分和校验部分,并对各部分的交叉节点阻态进行配置,包括: 根据Polar码稀疏校验矩阵对存算一体器阵列进行区域划分,得到输入部分、输出部分、迭代部分和校验部分; 对译码过程进行分析,确定存算一体器阵列中迭代部分、校验部分及输出部分中变量节点与校验节点间的消息传递过程; 将各部分中变量节点与校验节点间的消息传递过程以向量-矩阵乘法的形式表示,得到各部分对应的配置矩阵,并将各部分的配置矩阵进行拼接后,对存算一体器阵列各部分的交叉节点进行阻态配置。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人清华大学,其通讯地址为:100084 北京市海淀区100084信箱82分箱清华大学专利办公室;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

以上内容由龙图腾AI智能生成。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。