Document
拖动滑块完成拼图
个人中心

预订订单
商城订单
发布专利 发布成果 人才入驻 发布商标 发布需求

请提出您的宝贵建议,有机会获取IP积分或其他奖励

投诉建议

在线咨询

联系我们

龙图腾公众号
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 杭州电子科技大学樊凌雁获国家专利权

杭州电子科技大学樊凌雁获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉杭州电子科技大学申请的专利基于RISC-V架构利用有用偏差的时钟树自适应优化方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119358505B

龙图腾网通过国家知识产权局官网在2025-12-12发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202411400295.1,技术领域涉及:G06F30/396;该发明授权基于RISC-V架构利用有用偏差的时钟树自适应优化方法是由樊凌雁;张哲;黄灿坤;黄柏茗设计研发完成,并于2024-10-09向国家知识产权局提交的专利申请。

基于RISC-V架构利用有用偏差的时钟树自适应优化方法在说明书摘要公布了:本发明公开了基于RISC‑V架构利用有用偏差的新型时钟树自适应优化方法,在S1,布图;S2,布局;S3,时钟树综合后,进行S10,寄存器到寄存器之间的时序路径优化;在S4,布线后,进行S20,寄存器到存储器之间的时序路径优化。本发明通过自适应迭代,不需要繁琐的算法,解决了EDA工具本身autousefulskew的不足,而且最大限度地修复了时序问题,同时采用合并延迟单元的方法,实现了芯片设计的高性能和低功耗的双赢效果。

本发明授权基于RISC-V架构利用有用偏差的时钟树自适应优化方法在权利要求书中公布了:1.一种基于RISC-V架构利用有用偏差的时钟树自适应优化方法,其特征在于,在S1,布图;S2,布局;S3,时钟树综合后,进行S10,寄存器到寄存器之间的时序路径优化;在S4,布线后,进行S20,寄存器到存储器之间的时序路径优化; 所述S10包括以下步骤: S11,筛选寄存器到寄存器之间目标关键路径; S12,判断是否存在偏差可优化条件; 是,则S13,生成反馈提前干预时钟树综合的指导文件; 否,则退出循环,进行S4,布线; 所述S10包括以下步骤: S101,建立关键路径矩阵,新建优化路径列表文件,初始化延迟变量delayA=0; S102,判断是否存在偏差可优化条件; 否,则退出循环进行S4,布线; 是,则S103,确定优化参数值delay; S104,读取需优化路径列表; S105,判断列表是否存在该关键路径; 是,则S106,更新delay=delay+delayA; 否,则S107,delayA=delay; S108,网表写入关键路径; S109,添加关键路径参数delayA; S110,生成时钟树综合的指导文件; 所述S20包括以下步骤: S21,筛选可优化的寄存器到存储器目标路径; S22,综合时钟模型添加驱动布局; S23,执行时序工程变更命令; S24,判断是否存在偏差可优化条件; 是,则返回S21; 否,则完成S20,执行S5,功耗时序的联合优化; 所述S5包括添加缓冲器来增加路径延时,并在时钟信号传递到两个物理位置相邻的寄存器时,通过合并操作,该相邻的两个寄存器使用同一路缓冲器。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人杭州电子科技大学,其通讯地址为:310018 浙江省杭州市下沙高教园区;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

以上内容由龙图腾AI智能生成。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。