中科亿海微电子科技(苏州)有限公司刘洋获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉中科亿海微电子科技(苏州)有限公司申请的专利一种基于网表划分的FPGA并行处理方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN120822469B 。
龙图腾网通过国家知识产权局官网在2025-12-09发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202511300110.4,技术领域涉及:G06F30/327;该发明授权一种基于网表划分的FPGA并行处理方法是由刘洋;魏育成设计研发完成,并于2025-09-12向国家知识产权局提交的专利申请。
本一种基于网表划分的FPGA并行处理方法在说明书摘要公布了:一种基于网表划分的FPGA并行处理方法,包括:根据计算机CPU核的数量N产生N个线程;根据N个线程对当前电路的总网表进行划分,并计算出每个线程处理的子网表;对每个线程中的子网表进行处理,获取每个线程子网表的逻辑单元和信号,并合并进总网表中;对合并后的总网表进行处理,将所有逻辑单元和信号输出到综合结果文件中。本申请通过并发执行FPGA的方式来减少应用电路综合所需要的时间,进一步提高FPGA综合的运行速度。
本发明授权一种基于网表划分的FPGA并行处理方法在权利要求书中公布了:1.一种基于网表划分的FPGA并行处理方法,其特征在于,包括: 步骤S1:根据计算机CPU核的数量N产生N个线程; 步骤S2:根据所述N个线程对当前电路的总网表进行划分,并计算出每个线程处理的子网表; 步骤S3:对每个线程中的子网表进行处理,获取每个线程子网表的逻辑单元和信号,并合并进所述总网表中; 步骤S4:对合并后的总网表进行处理,将所有逻辑单元和信号输出到综合结果文件中; 步骤S2的具体过程包括: 获取所述电路总网表的顶层模块以及所述顶层模块调用的子模块列表; 对所述顶层模块以及所述子模块列表进行分析,获取每个模块包含的逻辑单元数量; 按照逻辑单元数量从大到小的顺序,对每个模块进行排序,并将排序后的模块依次添加到队列中; 对所述队列中进行迭代处理,直至所述队列为空; 所述迭代处理过程包括: 从队列中取出第一个模块放入到线程T1的子网表W1中,设置索引i,并判断所述队列是否为空; 若所述队列不为空,则不断从队列中取出第一个模块,放入到线程Ti的子网表Wi中,直到子网表Wi包含的逻辑单元总数大于等于子网表W1中所有模块包含的逻辑单元总数,直至第N个线程的处理或者队列Q为空; 若当前队列Q不为空,则迭代进行下一轮对线程T1、T2…TN的处理,迭代的结束条件为队列Q为空; 若所述队列Q为空,则迭代处理过程结束,删除不包含任何模块的线程。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人中科亿海微电子科技(苏州)有限公司,其通讯地址为:215127 江苏省苏州市吴中区甪直镇长虹北路169号吴淞江商务区B幢裙楼3层;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励