Document
拖动滑块完成拼图
个人中心

预订订单
商城订单
发布专利 发布成果 人才入驻 发布商标 发布需求

请提出您的宝贵建议,有机会获取IP积分或其他奖励

投诉建议

在线咨询

联系我们

龙图腾公众号
首页 专利交易 IP管家助手 科技果 科技人才 积分商城 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 安徽大学蔺智挺获国家专利权

安徽大学蔺智挺获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉安徽大学申请的专利一种基于低电压技术的7T存算电路、乘累加运算电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN116204490B

龙图腾网通过国家知识产权局官网在2025-10-14发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202310216702.2,技术领域涉及:G06F15/78;该发明授权一种基于低电压技术的7T存算电路、乘累加运算电路是由蔺智挺;黄震;吴秀龙;彭春雨;戴成虎;卢文娟;赵强;周永亮;郝礼才;刘玉;李鑫设计研发完成,并于2023-03-03向国家知识产权局提交的专利申请。

一种基于低电压技术的7T存算电路、乘累加运算电路在说明书摘要公布了:本发明属于集成电路技术领域,具体涉及一种基于低电压技术的7T存算电路、乘累加运算电路和CIM芯片。7T存算电路由3个PMOS管P1~P3,4个NMOS管N1~N4构成,其中,P1、P2的源极接电源VDD。P2、N2的栅极与N3的源极、P3的漏极、N1的漏极相连,并作为存储节点Q。P1、N1的栅极与P2、N2的漏极相连并作为反相存储节点QB。P1的漏极与与P3的源极相连;N1的源极与N4的漏极相连。N2的源极和N4的源极接VSS;N3的栅极接信号线WL;N3的漏极接信号线BL;P3的栅极接信号线WLA;N4的栅极接信号线WLB。乘累加运算电路和CIM芯片则包括由7T存算电路构建的核心阵列以及必要的外围功能。本发明解决了现有低电压的CIM设计难度高,电路的功耗、运算性能等指标难以满足预期的问题。

本发明授权一种基于低电压技术的7T存算电路、乘累加运算电路在权利要求书中公布了:1.一种基于低电压技术的7T存算电路,其特征在于:其具有数据读写保持功能和乘法运算功能;所述7T存算电路由3个PMOS管P1~P3,4个NMOS管N1~N4构成,电路连接关系如下: P1、P2的源极接电源VDD;P2、N2的栅极与N3的源极、P3的漏极、N1的漏极相连,并作为存储节点Q;P1、N1的栅极与P2、N2的漏极相连并作为反相存储节点QB;P1的漏极与P3的源极相连;N1的源极与N4的漏极相连;N2的源极和N4的源极接VSS;N3的栅极接信号线WL;N3的漏极接信号线BL;P3的栅极接信号线WLA;N4的栅极接信号线WLB; 7T存算电路中的P1和N1构成一个反相器,P2和N2构成另一个反相器;两个反相器构成交叉耦合的锁存结构,并形成用于存储并保持数据的两个存储节点Q和QB;信号线BL通过N3与锁存结构相连,并作为7T存算电路执行数据写操作的输入端口和执行乘法运算的输出端口;信号线WLA通过P3接入到锁存结构中,进而用于控制锁存结构的开启与关断;信号线WL通过N3连接到锁存结构上,并用于输入一个特定脉冲长度的高电平信号来表征乘法运算中其中一个操作数的权重;信号线WLB通过N4连到锁存结构上,并用于输入一个特定电平幅值的高电平信号来表征乘法运算中另一个操作数的权重。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人安徽大学,其通讯地址为:230601 安徽省合肥市经济技术开发区九龙路111号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

以上内容由龙图腾AI智能生成。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。