北京兆讯恒达技术有限公司李凌浩获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉北京兆讯恒达技术有限公司申请的专利一种系统级芯片设计的自动化集成方法及装置获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119962446B 。
龙图腾网通过国家知识产权局官网在2025-09-26发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202411941851.6,技术领域涉及:G06F30/32;该发明授权一种系统级芯片设计的自动化集成方法及装置是由李凌浩;张智;范振伟;李立设计研发完成,并于2024-12-26向国家知识产权局提交的专利申请。
本一种系统级芯片设计的自动化集成方法及装置在说明书摘要公布了:本发明公开了一种系统级芯片设计的自动化集成方法及装置。该方法包括如下步骤:采用信号组作为接口对每个IP模块进行接口封装并生成相应的接口封装文件;构建系统层级结构文件,用于描述系统层级结构关系及模块组成;采用自动化集成软件对系统层级结构文件及接口封装文件进行信息提取,并对系统层级结构及IP模块进行自动例化和接口连接,生成系统Verilog代码文件;对Verilog代码文件进行初步验证后输出最终的系统Verilog代码文件。该集成方法提高了系统设计的效率、系统集成的准确性和标准化,并且IP模块的接口封装具有复用性,可在不同项目的SoC系统集成中重复使用。
本发明授权一种系统级芯片设计的自动化集成方法及装置在权利要求书中公布了:1.一种系统级芯片设计的自动化集成方法,其特征在于包括如下步骤: 1采用信号组作为接口对每个IP模块进行接口封装,并生成相应的接口封装文件;其中,包括如下子步骤: 11将每个IP模块的多个分散信号划分为一个或多个所述信号组,并对所述信号组进行定义,生成对应的信号组定义文件; 12根据所述信号组及所述信号组定义文件对每个IP模块进行接口封装,并生成相应的所述接口封装文件; 2构建系统层级结构文件,用于描述系统层级结构关系及模块组成; 3采用自动化集成软件对所述系统层级结构文件进行信息提取,得到系统层级结构关系以及各层级的模块组成; 4依据所述系统层级结构关系及IP模块的所述接口封装文件,采用所述自动化集成软件对系统层级结构及IP模块进行自动例化和接口连接,并生成系统集成后的Verilog代码文件;其中,包括如下子步骤: 41读取IP模块的所述接口封装文件,获取每个IP模块的接口信息; 42根据所述系统层级结构关系和模块组成,由系统层级树最底层开始,采用自下而上的顺序,在各系统层级结构中例化模块,并生成相应的Verilog代码文件; 43根据所述系统层级结构关系和IP模块的所述接口信息,对各系统层级结构中IP模块进行接口连接,并生成相应的Verilog代码文件; 5采用所述自动化集成软件对系统集成后的所述Verilog代码文件进行初步验证,初步验证通过后输出系统Verilog代码文件。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人北京兆讯恒达技术有限公司,其通讯地址为:100080 北京市海淀区苏州街20号院2号楼4层405;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
以上内容由龙图腾AI智能生成。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

皖公网安备 34010402703815号
请提出您的宝贵建议,有机会获取IP积分或其他奖励