电子科技大学;电子科技大学(深圳)高等研究院沈泽微获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉电子科技大学;电子科技大学(深圳)高等研究院申请的专利一种移相全桥DC/DC变换器的效率优化控制方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN116191841B 。
龙图腾网通过国家知识产权局官网在2025-07-29发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202310396064.7,技术领域涉及:H02M1/088;该发明授权一种移相全桥DC/DC变换器的效率优化控制方法是由沈泽微;石岩松;周德洪;邹见效;刘宇纯设计研发完成,并于2023-04-13向国家知识产权局提交的专利申请。
本一种移相全桥DC/DC变换器的效率优化控制方法在说明书摘要公布了:本发明公开了一种移相全桥DCDC变换器的效率优化控制方法,通过改进同步整流控制策略,利用数字控制的方法来实现同步整流管的最大化利用,进而实现对移相全桥DCDC变换器的效率优化;具体来讲,通过计算实时占空比丢失时间tDloss,结合查找表与拟合函数的方式,做到快速计算,及时响应来补偿同步整流管的导通时序,从而降低体二极管导通时间,来降低导通损耗提高系统效率。
本发明授权一种移相全桥DC/DC变换器的效率优化控制方法在权利要求书中公布了:1.一种移相全桥DCDC变换器的效率优化控制方法,其特征在于,包括以下步骤: 1、根据移相全桥DCDC变换器的拓扑结构,标记原边开关管S1-S4和副边同步整流管D1-D4; 2、采集DCDC变换器在各工况下的输入电压Vi、输出电流Io; 3、计算移相全桥DCDC变换器在不同工况下的最佳占空比丢失时间tDloss; 其中,Lr为谐振电感值;n为变压器原副边匝数比;Io为输出电流;Vi为输入电压; 4、生成各工况下的占空比丢失时间tDloss查找表; 查找表的每一列为两个输入变量对应一个输出变量,其中,两个输入变量为不同工况下的输入电压Vi和输出电流Io,输出变量为对应工况下的最优占空比丢失时间tDloss; 5、通过电压检测单元与电流检测单元实时采集DCDC变换器的输入电压Vi和输出电流值Io,然后通过DSP数字控制模块在查找表中找到对应的最优占空比丢失时间tDloss,若查找表中有对应的tDloss值,则直接读取对应的tDloss值作为同步整流管的补偿值;若查找表中无对应的tDloss值,则以查找表中与当前输入电压与输出电流临近的tDloss为基点,然后通过如下拟合函数拟合出最优占空比丢失时间tDloss作为同步整流管的补偿值; tDloss=a·ΔVi+bΔIo+c 其中,ΔVi为实时采样的输入电压与基点对应的输入电压的差值,ΔIo为实时采样的输出电流与基点对应的输出电流的差值,a与b分别为拟合系数,c为基点处的占空比丢失时间; 6、将步骤5得到的最优占空比丢失时间tDloss补偿进同步整流管; 6.1、副边同步整流管D1与D4的导通信号与功率开关管S1的导通时刻同步,关断信号是在功率开关管S4的关断时刻基础上,延迟tDloss关断,得到副边同步整流管D1与D4的控制时序; 6.2、副边同步整流管D2与D3的导通信号与功率开关管S2的导通时刻同步,关断信号是在功率开关管S3的关断时刻基础上,延迟tDloss关断,得到副边同步整流管D2与D3的控制时序; 7、通过驱动模块实现变换器的效率优化控制; 根据副边同步整流管D1、D2、D3与D4的控制时序,DSP数字控制模块生成相应的占空比的控制时序,再通过驱动模块生成同步整流管的驱动信号,从而降低体二极管导通时间,进而降低导通损耗提升变换器效率。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人电子科技大学;电子科技大学(深圳)高等研究院,其通讯地址为:611731 四川省成都市高新区(西区)西源大道2006号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。