电子科技大学李泽宏获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉电子科技大学申请的专利一种稳定的片内时钟产生电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN115955218B 。
龙图腾网通过国家知识产权局官网在2025-07-22发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202211579695.4,技术领域涉及:H03K3/023;该发明授权一种稳定的片内时钟产生电路是由李泽宏;刘雨;张一帆设计研发完成,并于2022-12-09向国家知识产权局提交的专利申请。
本一种稳定的片内时钟产生电路在说明书摘要公布了:本发明属于集成电路技术领域,涉及一种稳定的片内时钟产生电路。本发明包括充放电电路、比较器和时序逻辑电路。所述充放电电路中使用四个开关共同控制充电电容C1的充电和放电,产生线性上升的三角波信号。所述充放电电路中补偿电容C2用于抵消电容翻转带来的负压突变,有效地稳定了充电节点VC处三角波的波形和频率。所述比较器将充电三角波信号VC与参考电压源VREF相比较,输出信号供给时序逻辑电路。所述时序逻辑电路与比较器的输出相连,用于产生第一时钟SW和第二时钟SW_B,且两者为非交叠时钟信号。本发明通过将电容C1上下极板调换充放电,结合补偿电容C2,可以实现电容上电荷的快速泄放,输出时钟频率稳定,电路结构简单、功耗较小。
本发明授权一种稳定的片内时钟产生电路在权利要求书中公布了:1.一种稳定的片内时钟产生电路,其特征在于,所述一种稳定的片内时钟产生电路包括充放电电路(100)、比较器(200)和时序逻辑电路(300),其中: 所述充放电电路(100)接收所述时序逻辑电路(300)反馈的第一时钟SW和第二时钟SW_B,产生充电三角波信号VC; 所述比较器(200)的反相端接充放电电路(100)输出的三角波信号VC,同相端接参考电压源VREF,输出比较信号VO给时序逻辑电路(300); 所述时序逻辑电路(300)接收比较器(200)输出信号VO,输出第一时钟SW和第二时钟SW_B,并反馈给充放电电路(100); 所述充放电电路(100)包括参考电流源Iref、充电电容C1、第一开关S1、第二开关S2、第三开关S3、第四开关S4和补偿电容C2,其中: 所述充电电容C1左极板与第一开关S1的第二端口和第三开关S3的第一端口相连,右极板与第二开关S2的第二端口和第四开关S4的第一端口相连; 所述第一开关S1和第四开关S4受第一时钟SW控制,第二开关S2和第四开关S3受第二时钟SW_B控制,并根据时钟信号决定充电电容C1的极板为接地状态或充电状态; 所述参考电流源Iref通过对电容线性充电,输出稳定的三角波信号VC; 所述第一开关S1包括NM1、PM1_A和PM1_B,其中PM1_A和PM1_B的宽长比为NM1的12,且源极和漏极短接,可以消除电荷注入和时钟馈通引起的不良影响,所述第二开关S2、第三开关S3、第四开关S4结构与第一开关S1相同; 所述补偿电容C2上端接参考电流源Iref充电节点,下端接地,用于抑制充电电容C1翻转时造成的负压突变,使三角波信号VC稳定。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人电子科技大学,其通讯地址为:611731 四川省成都市高新西区西源大道2006号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。