电子科技大学李泽宏获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉电子科技大学申请的专利一种时钟产生电路获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN116633316B 。
龙图腾网通过国家知识产权局官网在2025-07-04发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202310624392.8,技术领域涉及:H03K3/011;该发明授权一种时钟产生电路是由李泽宏;刘雨;冯敬成;段锦泽;张一帆;石怡康设计研发完成,并于2023-05-30向国家知识产权局提交的专利申请。
本一种时钟产生电路在说明书摘要公布了:本发明属于集成电路技术领域,具体地说是涉及一种时钟产生电路。本发明的时钟产生电路,无需同传统结构一样需要外部提供参考电压,参考电压由比较器内部决定,且参考电压与温度无关,增强了输出时钟频率的温度稳定性和精度;将参考电压内嵌于比较器结构中,大大简化了电路结构,优化了面积和功耗;因此本发明的时钟产生电路具有结构简单、功耗较小、精度较高、独立性强、可靠性高等特点。
本发明授权一种时钟产生电路在权利要求书中公布了:1.一种时钟产生电路,其特征在于,包括启动电路、充放电电路、自带参考电压的比较器电路和时序逻辑电路; 所述启动电路包括第一反相器INV1、第二反相器INV2、第二NMOS管MN2、第四PMOS管MP4和第五PMOS管MP5; 第一反相器INV1的输入端接外界输入使能信号EN,第一反相器INV1的输出端接第二反相器INV2的输入端和第二NMOS管MN2的栅极;第二反相器INV2的输出端分别接第四PMOS管MP4的栅极和第五PMOS管MP5的栅极;第四PMOS管MP4的源极和第五PMOS管MP5的源极接电源; 所述时序逻辑电路包括第三反相器INV3、第四反相器INV4和D触发器DFF1; 第三反相器INV3的输出端接第四反相器INV4的输入端,第四反相器INV4的输出端与D触发器DFF1的CK端相连,D触发器DFF1的D端和端相连,D触发器DFF1的Q端输出时钟信号; 所述自带参考电压的比较器电路包括第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第一NPN管Q1、第二NPN管Q2、第一电阻R1、第二电阻R2和第三电阻R3; 第一PMOS管MP1的源极接电源,其栅极接第四PMOS管MP4的漏极、第二PMOS管MP2的栅极和漏极、第一NPN管Q1的集电极,第一PMOS管MP1的漏极接第二NPN管Q2的集电极和第三PMOS管MP3的栅极;第二PMOS管MP2的源极接电源;第一NPN管Q1的基极和第二NPN管Q2的基极相连并接第二NMOS管MN2的漏极;第一NPN管Q1的发射极依次通过第一电阻R1和第三电阻R3后接地;第二NPN管Q2的发射极通过第三电阻R3后接地;第三PMOS管MP3的源极接电源,其漏极接第二电阻R2的一端和第三反相器INV3的输入端,第二电阻R2的另一端接地; 所述充放电电路包括电流源Icst、第一NMOS管MN1和电容C; 第一NMOS管MN1的栅极接第四反相器INV4的输出端,第一NMOS管MN1的漏极接电流源Icst的一端、电容C的一端和第二NMOS管MN2的漏极,第一NMOS管MN1的源极接地;电流源Icst的另一端接电源,电容C的另一端接地。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人电子科技大学,其通讯地址为:611731 四川省成都市高新西区西源大道2006号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。